发 帖  
  • 回答了问题 2018-12-10 16:58

    在程序模式下调试的提示?

    我终于弄清出了什么问题。我花了好几天才找到它。这太荒谬了,我的延迟回路工作正常。当我开始执行代码时,一切都很好。问题是,当要解码一个新的二进制数时,我没有重置变量。有一次,我发现它终于开始用小数进行计 ...
  • 回答了问题 2018-9-29 17:51

    VEE无法识别Matlab R2014 64bit

    嗨,根据此表:http://www.keysight.com/main/editorial.jspx?ckey = 3146565& id = 3146565& nid = 1-11143.0.00& cs = eng& cc = GB VEE PRO 9.31支持 遵循Matlab版本:R13,R14,R2007A ...
  • 回答了问题 2018-9-21 16:09

    AD7980采样低电平采样值存在偏差是什么原因?

    对于我的应用情况,符合信号建立完全的条件“当信号的波动变 差小于+-1/2 LSB时,可以认为信号建立完全了”。且多路选择器切换时机也问题不大,但是仍然出现以下现象,请问是否有其他原因?能够给出问题排查建议? ...
  • 回答了问题 2018-9-21 15:46

    AD7980采样低电平采样值存在偏差是什么原因?

    “信号建立完全”指的是什么?有没有什么可以量化的指标? 请问是否有直接沟通的渠道?这样沟通效率太低。
  • 回答了问题 2018-9-21 15:18

    AD7980采样低电平采样值存在偏差是什么原因?

    设计中在CNV上升沿时刻进行多路选择器切换,这个切换时机是否正确? 基于以下考虑: 1.根据手册,在启动转换后到转换完成之间,输入信号的变化对转换结果不会产生影响; 2.考虑到器件特性,切换操作完成到信号稳定 ...
  • 回答了问题 2018-9-21 15:02

    AD7980采样低电平采样值存在偏差是什么原因?

    AD7980手册Rev.C描述最小采样时间Tacq为250ns,没有给出最大时间, 请问在CNV上升沿启动转换前多长时间输入信号需要保持稳定?现在的实际情况是在CNV上升沿到来之前输入信号保持稳定已经达到500ns。 另外,请问如 ...
  • 回答了问题 2018-9-17 09:23

    STOP模式下STM32F103C8的PA8不能唤醒是什么原因?

    看看数据手册吧~PA0可以唤醒 PA8没有
  • 回答了问题 2018-6-24 04:55

    Linux 2.6.37:i2c2超时

    问题解决了,我把OMAP_MUX禁用就OK了 D:)
  • 回答了问题 2018-6-21 20:19

    如何在 DM6437 中将影像数据传输到 SDRAM?

    谢谢您的建议。
  • 回答了问题 2018-6-21 11:37

    关于AM1808启动的两个问题

    第一个问题,是的,需要一起启动。 第二个问题,是。如果你手边有最新的Linux DVSDK,可以参照说明去做。链接给你:focus.ti.com/.../linuxsdk-am1x.html 任何问题,再联系我。 ...
ta 的专栏
关闭

站长推荐 上一条 /7 下一条

返回顶部