发 帖  
  • 回答了问题 2021-2-25 17:02

    常用的3线和4线电阻温度检测器

      有多种类型的温度传感器可以用于温度测量系统。具体使用何种温度传感器,取决于所测量的温度范围和所需的精度。温度测量系统的精度取决于传感器以及传感器所接口的模数转换器(ADC)的性能。许多情况下,来自传 ...
  • 回答了问题 2021-2-23 15:14

    求一款基于80C51单片机设计的智能电表?

      智能电表的硬件设计   2.1 电能计量电路设计   电能计量芯片采用CS5460A。其主要功能如下:具有特殊的自动引脚模式功能,能使芯片独立工作,得电时自动初始化 ;具有片内看门狗定时器与内部电源监视器;可以 ...
  • 回答了问题 2021-2-22 16:45

    ***细节

      高对比度截面观察与低对比材料层次界定   藉由高对比度扫描式电子显微镜 (Scanning electron microscope , SEM)的优势可以分析垂直共振腔面射雷射中完整光圈之截面结构。图2是垂直共振腔面射雷射数组中其中 ...
  • 回答了问题 2021-1-5 14:18

    Systemweaver电子电气协同设计研发平台介绍

    当前电子电气系统随着功能安全、AutoSAR、车联网、智能驾驶等新要求,导致其复杂性、关联性日益上升。当前,传统基于文档的设计由于其低复用性、无关联性、无协同性等缺点,已经无法适应日益增长的电子电气开发需求 ...
  • 回答了问题 2020-12-28 13:57

    如何最大程度缩短输入建立时间?

      什么是多通道DAQ?如何衡量多通道DAQ的性能?   多通道数据采集(DAQ)系统是一个与多路输入(通常是传感器)接口的完整信号链子系统,其主要功能是将输入端的模拟信号转换为处理单元可以理解的数字数据。多通 ...
  • 回答了问题 2020-12-16 11:28

    使用GPIO中断唤醒时的注意事项

    在进入空闲或断电模式之前,用户必须根据预先确定的触发条件确认I/O状态。 例如,如果中断触发条件是上升边缘或高电平,用户必须在进入空闲或断电模式之前确认I/O状态是否为低电平。 相反,如果中断触发条件是下降 ...
  • 回答了问题 2020-12-4 11:58

    什么是Wi-Fi 6看了就知道

    WiFi 6到底有多快?相比WiFi 5,它快多少? 对于80Ghz信道上的单个空间流,WiFi 5的理论速度是866MB/s,WiFi 6的理论速度是1201MB/s。 WiFi 4的理论速度是150Mb/s,WiFi 5的理论速度是WiFi 4的6倍。相比这个,WiF ...
  • 回答了问题 2020-8-28 13:28

    请问如何使用TIMESTAMP命名.bit?

    @zoppina关于下面的方法怎么样? 使用Tcl获取时间戳 设置[时钟格式[时钟秒]] 生成比特流并用$ a重命名。 -Pratham ------------------------------------------------ ------------------------------------------- ...
  • 回答了问题 2020-8-28 13:14

    如何在Zybo FPGA板的PL区域设计一个系统?

    是的,我认为使用AXI HWICAP的micrlaze会更容易,但在很大程度上取决于设计师。 -Pratham ------------------------------------------------ ----------------------------------------------请注意 - 请 如果提供 ...
  • 回答了问题 2020-8-28 13:02

    如何在Zybo FPGA板的PL区域设计一个系统?

    @ tamzid#1将模式引脚更改为其他模式,但不是JTAG模式。 无论模式引脚如何,您都可以随时访问JTAG。 #2没有任何问题,你可以将ICAP与ILA和VIO核心一起使用。 只需确保模式引脚未设置为JTAG。 #37 http://www.xili ...
  • 回答了问题 2020-8-28 12:57

    如何在Zybo FPGA板的PL区域设计一个系统?

    @ tamzid#1将模式引脚更改为其他模式,但不是JTAG模式。 无论模式引脚如何,您都可以随时访问JTAG。 #2没有任何问题,你可以将ICAP与ILA和VIO核心一起使用。 只需确保模式引脚未设置为JTAG。 #37 http://www.xili ...
  • 回答了问题 2020-8-27 11:03

    应该驱动USRCCLKO以启用CFGMCLK输出吗?

    @aobeid CFGMLCK是一个来自片上振荡器的自由运行时钟。 标称值为50MHz,但变化范围很广,数据表中没有规定 -Pratham ------------------------------------------------ ----------------------------------------- ...
  • 回答了问题 2020-8-21 11:16

    在7系列和超级FPGA器件中,可以回读捕获的任何寄存器数据吗?

    @ quincyq2003 https://www.xilinx.com/support/documentation/application_notes/xapp1230-configuration-readback-capture.pdf -Pratham ------------------------------------------------ -------------------- ...
  • 回答了问题 2020-8-21 11:06

    在7系列和超级FPGA器件中,可以回读捕获的任何寄存器数据吗?

    @ quincyq2003 https://www.xilinx.com/support/documentation/application_notes/xapp1230-configuration-readback-capture.pdf -Pratham ------------------------------------------------ -------------------- ...
  • 回答了问题 2020-8-17 11:03

    在Artix fpga上实现TMRmodule的方法?

    @farzian你检查过这个吗? https://www.xilinx.com/support/documentation/application_notes/xapp1222-idf-for-7s-or-zynq-vivado.pdf -Pratham ------------------------------------------------ -------------- ...
ta 的专栏
关闭

站长推荐 上一条 /6 下一条

返回顶部