TI论坛
直播中

王桂英

8年用户 1410经验值
私信 关注
[问答]

AFE5801在讲解TGC控制reg时,说Tclk是通道采样时钟,是设备输入时钟周期的两倍,为什么?


  • AFE5801在讲解TGC 控制reg时,说Tclk是通道采样时钟,是设备输入时钟周期的两倍,这是为什么?采样时钟跟输入时钟不是应该一样的吗?比如说我的采样率为1.8MHz,那么输入时钟fclkin应该输入多少?Tclk又等于多少?

回帖(2)

刘佳

2025-2-11 14:27:47
请参考第9页时序,输入时钟就是采样时钟。TGC控制的reg低8位只是控制增益变化的速度。
举报

张虎豹

2025-2-11 17:41:16
AFE5801是一款模数转换器(ADC),在讲解TGC(Track and Hold Circuit)控制寄存器时,提到Tclk是通道采样时钟,是设备输入时钟周期的两倍。这是因为在AFE5801中,采样时钟Tclk与输入时钟fclkin之间存在一定的关系。

首先,我们需要了解采样时钟和输入时钟的概念。采样时钟(Tclk)是指ADC在采样过程中,对模拟信号进行采样的时钟信号。输入时钟(fclkin)是指ADC接收到的外部时钟信号,用于控制ADC的工作。

在AFE5801中,采样时钟Tclk是设备输入时钟周期的两倍,这是因为AFE5801采用了一种称为“双倍采样”的技术。这种技术可以提高ADC的采样精度和动态范围。具体来说,双倍采样技术允许ADC在每个输入时钟周期内进行两次采样,从而提高采样率和降低噪声。

现在我们来解答您的问题。假设您的采样率为1.8MHz,那么输入时钟fclkin应该输入多少?Tclk又等于多少?

根据双倍采样技术,采样时钟Tclk是输入时钟fclkin的两倍。所以,如果采样率为1.8MHz,那么输入时钟fclkin应该是:

fclkin = Tclk / 2 = 1.8MHz / 2 = 0.9MHz

而采样时钟Tclk等于:

Tclk = 2 * fclkin = 2 * 0.9MHz = 1.8MHz

所以,当您的采样率为1.8MHz时,输入时钟fclkin应该输入0.9MHz,采样时钟Tclk等于1.8MHz。这样,AFE5801就可以在每个输入时钟周期内进行两次采样,提高采样精度和动态范围。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分