TI论坛
直播中

北上北京

9年用户 882经验值
擅长:嵌入式技术
私信 关注
[问答]

请问adc11c125配置成为差分时钟输入的时候, 差分输入的电平标准是什么样的?


  • 请问adc11c125配置成为差分时钟输入的时候, 差分输入的电平标准是什么样的?LVPECL Output标准可以吗?

回帖(3)

邹媛媛

2024-12-17 09:32:42
LVPECL是可以的,可以看下CLK的输入电压范围为-0.05V~(VA+0.05V),也就是说单端clock输入电压范围在这个范围之内即可。
LVPECL VOh=2.4V,Vol=1.6V,在这个范围内,所以我认为做差分时钟没问题。
举报

刘润生

2024-12-17 09:32:49
一般差分输入满足差分电压输入在电源和地之间的电压就好了,实际数据手册稍微会有一点点上限或者下限改动。LVPECL Output标准应该指的是驱动Io的数字电平标准吧。
举报

jsqueh

2024-12-18 09:17:18
ADC11C125是一款高速模数转换器(ADC),由德州仪器(Texas Instruments)生产。在配置为差分时钟输入时,差分输入的电平标准取决于ADC11C125的输入接口类型和设计要求。

ADC11C125支持多种输入接口类型,包括单端和差分输入。差分输入通常用于提高信号的抗干扰能力,减少噪声,并提高信号完整性。差分信号的电平标准通常包括以下几种:

1. **LVDS(Low Voltage Differential Signaling)**:这是一种低电压差分信号标准,常用于高速数据传输。LVDS信号的典型电平范围是-0.5V至0.5V。

2. **LVPECL(Low Voltage Positive Emitter Coupled Logic)**:这是一种低电压正发射耦合逻辑标准,常用于高速时钟信号。LVPECL信号的典型电平范围是-0.5V至1.5V。

3. **CML(Current Mode Logic)**:这是一种电流模式逻辑标准,也常用于高速信号传输。

对于ADC11C125来说,是否支持LVPECL输出标准作为差分时钟输入,需要查看其数据手册中关于输入接口的详细规格。通常,ADC11C125的输入接口会支持特定的电平标准,如果LVPECL在其支持范围内,则可以使用。如果不支持,可能需要使用电平转换器(level shifter)将LVPECL信号转换为ADC11C125支持的电平标准。

为了确定ADC11C125是否支持LVPECL作为差分时钟输入,您需要查看其数据手册中的“输入接口”部分,了解支持的电平标准和接口类型。如果数据手册中没有明确说明,您可能需要联系德州仪器的技术支持以获取更详细的信息。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分