在论坛中已经多次回答了同样的问题。
是。
LVDS是LVDS。
Vcco电压不会影响信号。
共同模式
LVDS的电压始终在1.2V左右,电压也在100欧姆左右
受控。
对于Xilinx FPGA,接收器上的Vcco限制了输入的最大摆幅,也可能
影响您使用内部差分终端的能力。
一般LVDS电压摆动
在任何1.8V或更高的Vcco范围内。
此外,一些FPGA系列为VccAux的所有LVDS接收器供电,而不是Vcco
一些系列没有钳位二极管到Vcco,否则可能会限制输入电压。
- Gabor
在论坛中已经多次回答了同样的问题。
是。
LVDS是LVDS。
Vcco电压不会影响信号。
共同模式
LVDS的电压始终在1.2V左右,电压也在100欧姆左右
受控。
对于Xilinx FPGA,接收器上的Vcco限制了输入的最大摆幅,也可能
影响您使用内部差分终端的能力。
一般LVDS电压摆动
在任何1.8V或更高的Vcco范围内。
此外,一些FPGA系列为VccAux的所有LVDS接收器供电,而不是Vcco
一些系列没有钳位二极管到Vcco,否则可能会限制输入电压。
- Gabor
举报