电路设计论坛
直播中

李桂兰

8年用户 1531经验值
私信 关注
[问答]

PMOS开关电路输出电压异常问题

如图所示,实际测试中发现,两管G极给低电平时,D极输出3.3V电压正常。两管G极给高电平时,Q1的D极会有1V的电压输出,而Q2的D极会有0.4V的输出。求各位大侠分析
11.png






回帖(17)

贾埃罗

2019-9-30 09:37:36
GS极电压没放掉,应加上个电阻
举报

李桂兰

2019-9-30 09:37:53
是在GS之间加电阻吗?我在GS之间加了个10K电阻,问题没变!
举报

李秀兰

2019-9-30 09:38:02
问下MCU 控制信号电压多少呀?是5V还是3.3V?看MOS规格书,上面写着最小的VGS(th)为-0.5,是不是控制电压与源极电压压差有问题,造成微导通?你换下MCU控制电压试下。查下问题在哪里?
举报

张波

2019-9-30 09:38:10
可能是MOS管漏电流问题
举报

陈丽

2019-9-30 09:38:20
如果你mos管后端电路的功耗非常小,就算mos管关断也会有电压的,这是因为mos管漏电流的存在。所以很多低功耗设备开关不用mos管
举报

h1654155275.5748

2019-9-30 09:38:36
R17、R18为何用1K?
举报

贾埃罗

2019-9-30 09:38:51
不是一定要1K的,看你项目开关频率需求以及G极驱动电压定的,这个电阻主要是控制G极充放电时间的。
举报

贾埃罗

2019-9-30 09:38:58
这个问题你可以在G极加一个10K左右的接地电阻试试,因为不知道你前面的电路情况,有可能是G极控制端在关断的时候直接悬空而不是接地将电流卸掉。
举报

李桂兰

2019-9-30 09:39:07
还没有解决,手上板子数量有限,有些实验不方便做,目前看来有可能是后边有其它芯片引脚上还有电压,相当于将它嵌位了。关断后有1V电压那一路上,发现后边有个IO脚有3.3V上拉,将这个上拉去掉后,关断后就变成0.4V了,关断后两路的这个0.4V现在还没解决。
1 举报
  • 清源妙道: 歪一下,你这个上拉为啥不用VCC_Zigbee

h1654155275.5748

2019-9-30 09:39:22

1K是不是太大了?mos管导通速度太慢,发热会比较严重。这个电阻一般都是100ohm以内。
举报

贾埃罗

2019-9-30 09:39:31
嗯,导通太慢可以把这个电阻换小一点,或者提高G端电压(在允许范围内)。发热跟G端电压没关系,跟你MOS管导通后电流以及体电阻有关系。
举报

234235391

2019-9-30 11:19:58
后端的负载是不是不一样,负载不一样电容放电时间当然不一样,负载轻的当然过好久电压还有那么高!
举报

xiaxingxing

2019-9-30 16:04:09
你空载测的? 这个时候万用表输入端的输入阻抗乘以该PMOS管漏电流(最大1uA,Vth=0时),,测得到的电压就是几百mV.所以你可以在PMSO管的D极并一10k OHM的电阻到地再进行测量。肯定就没有0.4V。
举报

张式友

2019-10-7 14:23:34
有些芯片及时供电取消。当他的IO口接有电压时他的供电管脚也会有电压。
举报

张式友

2019-10-7 14:26:20
你把这两个mos去掉看看还有电压吗?我前段时间碰到过类似问题。单片机电源关闭但是其中用来来监测作用的IO所接的系统有点导致单片机VCC有一定电压。还有某些ADC芯片也是这样供电关闭。模拟输入有电压时ADC的供电也会穿入电压。
举报

James姜

2019-10-8 09:11:09
PMOS较NMOS成本高且一般用在高端驱动,各反面性能比NMOS差一些。1K电阻感觉有点大,一般3-20多一些。开关电源对占空比是有要求的。个人感觉是PMOS的问题,你查一下手册吧。
举报

glenxu

2019-10-8 20:18:04
以上都不对,无论P,N MOS,都有漏电(绝对的)。
所以,接在回路中就正常了,为了试验或防止意外,一般在输出需要接个“假”负载,以吸收漏电,大约电阻在4.7k-10即可,对于输出电流大于5A或以上的,应减小这个电阻。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分