完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
FPGA初学者,想使用Quartus II 中的宏功能模块altfp_add_sub(单精度)实现浮点数加减法。
仿真测试结果有时正确,有时不正确,希望论坛里的大神可以指点一二。 输入的两个数据均以IEEE754标准将十进制数字转换完毕 如:0.7839+4.25=5.0339仿真结果正确 0.7839=0 01111110 100 1000 1010 1101 1010 1011 4.25=0 10000001 000 1000 0000 0000 0000 0000 5.0339=0 10000001 010 0001 0001 0101 1011 0101 如:5.96+0.04=6仿真结果错误 5.96=0 10000001 0111 1101 0111 0000 1010 001 0.04=0 01111010 0100 0111 1010 1110 0001 010 结果应该是6=0 10000001 1000 0000 0000 0000 0000 000 但是仿真结果却是0 10000001 0111 1111 1111 1111 1111 111 仿真结果与真是值小数位置差1 |
|
相关推荐
1个回答
|
|
因为你的两个加数在用ieee-754规格化表示的时候,是约数的形式,所以的得到的结果也是不准确的
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1526 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1073 浏览 0 评论
2606 浏览 1 评论
2293 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
2563 浏览 0 评论
2027 浏览 55 评论
6038 浏览 113 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-28 16:34 , Processed in 0.541816 second(s), Total 70, Slave 52 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号