完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
|
求此运放电路的输入阻抗和放大倍数的计算方法
补充内容 (2016-2-24 11:14): 该电路用于58000HZ,那么C1容坑为2.75K;R4和R5上端都有104电容接地的,目的是将输出电压抬高到1/2Vcc.
|
|
相关推荐
3个回答
|
|
|
模电书上应该有啊!假设运放反向端电压是u1,用它算出R2和R3的电流,通过电流可以算出Ui的表达式,然后除以R1流过的总电流就可以算出输入阻抗。
|
|
|
|
|
jinnian 发表于 2016-2-23 22:56 该电路用于58000HZ,那么C1容坑为2.75K,R4和R5上端都有104电容接地的,目的是将输出电压抬高到1/2Vcc. 设运放反向端为U-,根据电流守恒,有U-/10=Ui/(2.75+5)+(Uo-U-)/200, 可是计算输入阻抗和放大倍数还是没有头绪。 |
|
|
|
|
|
我算的放大关系为Uo=30.5*VCC-40*Ui,忽略电容的影响。
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
252 浏览 0 评论
5V供电情况下JFET前级放大电路怎么实现,JFET能不能先将信号放大到2-3mv,然后在用单运放进行1000倍左右放大?
2020 浏览 0 评论
1209 浏览 0 评论
USB Type-C的双角色端口(DRP)我这样设计可以吗?
752 浏览 0 评论
1911 浏览 0 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 08:18 , Processed in 1.810118 second(s), Total 78, Slave 59 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
4118