完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
`Xilinx FPGA入门连载29:基于Chipscope的超声波测距调试之板级调试 特权同学,版权所有 配套例程和更多资料下载链接: 接下来我们将进行板级调试,看看用Chipscope中采集到的ECHO波形到底如何。 如图所示,首先在“Design à Implementation”下选中工程顶层代码文件sp6.v,然后双击“Processes”下的“Analyze Design Using Chipscope”。 随后弹出“ChipScope Pro Analyzer”的界面如图所示。 此时,需要连接好SF-SP6开发板的下载线,并给它供电。当然了,超声波测距模块也一定要连接到板子上。 如图所示,点击菜单“JTAG Chain”,选中下载线为“XilinxPlatform USB Cable”。 随后弹出如图所示的对话框,点击“确定”。 紧接着又弹出如图所示的菜单,点击“OK”。 如图所示,此时“Project:sp6 à JTAG Chain”下面出现了两个设备,我们找到“DE:0 MyDevice0 (XC6SLX9)”这一行,右键单击后弹出菜单中选择“Configure…”。 如图所示,在弹出的配置页面中,我们点击“Select New File”按钮,打开当前工程所在路径下的sp6.bit文件。加载完成后,我们直接点击“OK”。此时将会把sp6.bit文件烧录到当前的FPGA在线运行。 如图所示,此时的“Project:sp6 à JTAG Chain à DE:0 MyDevice0 (XC6SLX9)”下出现了更多的菜单项。 如图所示,双击“Trigger Setup”,然后在右侧中可以设定触发条件。我们这里设定M0:TriggerPort0 == R,即上升沿触发。为了标语观察,我们也设置“Position”为64。 |
|
相关推荐
|
|
只有小组成员才能发言,加入小组>>
879个成员聚集在这个小组
加入小组4485 浏览 0 评论
特权同学 Verilog边码边学 Lesson01 Vivado下载与安装
2599 浏览 1 评论
玩转Zynq连载50——[ex69] FIR滤波器IP仿真实例
4277 浏览 2 评论
玩转Zynq连载49——[ex68] MT9V034摄像头的图像FFT滤波处理
5226 浏览 1 评论
玩转Zynq连载48——[ex67] Vivado FFT和IFFT IP核应用实例
5218 浏览 0 评论
1910浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-8 01:34 , Processed in 0.719667 second(s), Total 70, Slave 50 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号