完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
|
刚刚接触FPGA,编程方面也不是很擅长。今天做了一个累加器的verilog编程,仿真波形图一直出错,想请大神指教一下错误的原因,十分感谢!
我要实现的累加器功能是:连续输入几百个gary_value,每满15个gary_value输出一个累加结果,同时累加器清零。我写的代码如下: module accumulator (clk, rst_n,a_en,gary_value,accumulation); input clk, rst_n; input a_en; //累加启动使能,高有效 input [7:0] gary_value; output [15:0] accumulation; reg [15:0] accum_i; reg[5:0] accum_k; reg [15:0] accumulation; always @ (posedge clk or negedge rst_n) begin if (!rst_n) begin accum_k <= 0; accum_i <= 0; end else if(a_en) begin if(accum_k==8'd16) begin accumulation <= accum_i; accum_i <= 0; accum_k <= 0; end else if(accum_k!=8'd16) begin accum_i <= accum_i + gary_value; accum_k <= accum_k+1; end else accum_k <= 0; end end endmodule |
|
相关推荐
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
NVMe高速传输之摆脱XDMA设计49:主要功能测试结果与分析1
1280 浏览 0 评论
888 浏览 0 评论
842 浏览 0 评论
619 浏览 0 评论
977 浏览 0 评论
4424 浏览 63 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-1 20:36 , Processed in 0.348726 second(s), Total 36, Slave 29 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
1941