完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
本帖最后由 gk320830 于 2015-3-4 21:38 编辑
如上图这个稳压电压,说它能稳压,是建立在三极管的be结的压降基本在0.7v左右。但是如果考虑微电流,则情况又是怎样的? 如果负载很小,假设是一块芯片,睡眠时只需要4ua左右的电流,那么PN结在这么小的电流下的压降是很小的,我实测过,200mv不到,而且根据PN结的公式也能得到很小的电压值。此时这个电路的输出电压不就比大电流时的输出电压大了吗?(毫安级别的输出电流,三极管的be结压降是能达到0.6v) 这个问题是基于我实际遇到的,VS1003B芯片的CVDD电压范围2.4~2.8,典型值2.5V,我只有3.3v带使能的ldo,没有2.5v的ldo。VS1003B睡眠模式下电流典型值是3.7uA,工作时电流17.5mA。所以在睡眠模式下,就会出现我上面提到的那个问题。希望高手出来帮我解惑,谢了!!! |
|
相关推荐
7 个讨论
|
|
|
|
|
|
|
|
|
|
|
|
非常感谢您的回答,我主要考虑左图,你的那个方法我有想过,不过因为系统采用电池供电,所以对功耗的要求有点高,1mA的损耗有点大了 |
|
|
|
|
|
|
|
|
如果负载很小,假设是一块芯片,睡眠时只需要4ua左右的电流,那么PN结在这么小的电流下的压降是很小的,我实测过,200mv不到,而且根据PN结的公式也能得到很小的电压值。此时这个电路的输出电压不就比大电流时的输出电压大了吗?(毫安级别的输出电流,三极管的be结压降是能达到0.6v) 这个问题是基于我实际遇到的,VS1003B芯片的CVDD电压范围2.4~2.8,典型值2.5V,我只有3.3v带使能的ldo,没有2.5v的ldo。VS1003B睡眠模式下电流典型值是3.7uA,工作时电流17.5mA。所以在睡眠模式下,就会出现我上面提到的那个问题。希望高手出来帮我解惑,谢了!!! |
|
|
|
|
|
|
|
|
左图,稳压管是在电阻持续供流下永久导通的,没有负载,射极电压不会升高,
右图,取样(反馈)电阻已是宣泄渠道,因为,流过电阻3的电流必须至少等于V2的基极电流,没负载时,电阻3和4可充当最小负荷。 |
|
|
|
|
|
|
|
252 浏览 0 评论
5V供电情况下JFET前级放大电路怎么实现,JFET能不能先将信号放大到2-3mv,然后在用单运放进行1000倍左右放大?
2020 浏览 0 评论
1209 浏览 0 评论
USB Type-C的双角色端口(DRP)我这样设计可以吗?
752 浏览 0 评论
1911 浏览 0 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 01:13 , Processed in 1.047088 second(s), Total 67, Slave 51 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
60717