完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
4个回答
|
|
我觉得加上拉电阻是为了在总线空闲时的电平拉离0电平,这样即使线路出现比较小的反射信号或干扰,也不会误动作吧
|
|
|
|
本帖最后由 zxwcool 于 2013-1-29 11:11 编辑
刚才试了一下,把板子上的这个上拉拆掉了,接收还是正常的,估计应该是你说的那个意图,把接收低拉离地电平,减少干扰,在RO输出低时,RO脚对地有24mV的电压,如果拿掉这个上拉,RO输出低时,对地只有几个毫伏的电压。 但是我不太明白这样做是如何起到减少反射和噪声的作用的。 |
|
|
|
|
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
590 浏览 0 评论
AI模型部署边缘设备的奇妙之旅:如何在边缘端部署OpenCV
2241 浏览 0 评论
tms320280021 adc采样波形,为什么adc采样频率上来波形就不好了?
1233 浏览 0 评论
1788 浏览 0 评论
1464 浏览 0 评论
74814 浏览 21 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 23:10 , Processed in 0.694539 second(s), Total 78, Slave 60 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号