完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
2个回答
|
|
从 波形看: 我估计你的输出端带了电容了, 而且电容过大了, 如果确实是有电容, 设法调小一点试试
|
|
|
|
根据您的描述,我们可以从以下几个方面来分析问题:
1. 时钟频率和DAC更新速率: 输出35kHz正弦波时,需要确保FPGA的时钟频率和DAC8830的更新速率足够高,以满足奈奎斯特采样定理。奈奎斯特采样定理要求采样频率至少为信号频率的两倍。因此,对于35kHz的正弦波,采样频率至少需要70kHz。请检查您的FPGA时钟频率和DAC更新速率是否满足这个要求。 2. 数字信号处理(DSP)算法: 生成正弦波和方波的DSP算法可能存在问题。请检查您的算法是否正确实现了正弦波和方波的生成。对于正弦波,您需要确保算法能够生成正确的相位和幅度。对于方波,您需要确保算法能够正确地在高低电平之间切换。 3. DAC8830的驱动能力: DAC8830的输出驱动能力可能不足以满足您的要求。请检查DAC8830的数据手册,了解其输出驱动能力。如果驱动能力不足,您可能需要使用外部放大器来提高输出电压。 4. 参考电压和输出电压: 您提到参考电压为5V,但输出的35Hz方波和11.8kHz方波的峰峰值不正确。请检查您的FPGA是否正确设置了DAC8830的参考电压和输出电压。如果参考电压或输出电压设置不正确,可能会导致输出波形的峰峰值不正确。 5. 建立时间: 您提到35Hz方波从0V到5V的上升时间为45us,而芯片手册上说建立时间是1us。这可能是因为您的FPGA输出信号的上升时间较慢,导致DAC8830的建立时间受到影响。请检查您的FPGA输出信号的上升时间,并尝试优化信号路径,以减少上升时间。 综上所述,您需要检查FPGA的时钟频率、DAC更新速率、DSP算法、DAC驱动能力和输出电压设置,以及信号的上升时间。通过优化这些方面,您应该能够解决输出波形的峰峰值和形状问题。 |
|
|
|
只有小组成员才能发言,加入小组>>
350 浏览 1 评论
544 浏览 2 评论
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
789 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
660 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1140 浏览 1 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
81浏览 29评论
285浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
261浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
210浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
68浏览 13评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-27 19:20 , Processed in 0.767852 second(s), Total 50, Slave 42 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号