完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
2个回答
|
|
数据速率仅可配置到9.9Gbit,是不是受限于这个因素了, 论坛里也有人问过这个问题, 但是软件限制了, 也只能更改软件才能实现了
|
|
|
|
首先,我们需要了解FPGA套件TSW14J56和ADS54J20EVM的基本参数和功能。
TSW14J56是一款基于Xilinx Virtex-7 FPGA的套件,具有高速串行接口和丰富的I/O资源。ADS54J20EVM是一款高速模数转换器(ADC)评估模块,支持1GSPS采样率和多种数据输出格式。 根据您的描述,TSW14J56的lane数据速率仅可配置到9.9Gbit,而ADS54J20EVM在1GSPS采样率下,LMFS设置为4211的数据输出速率为1GSPS * 16位 = 16Gbit。因此,TSW14J56的lane数据速率不足以直接验证ADS54J20EVM在1GSPS采样率下的数据输出处理。 为了验证ADS54J20EVM在1GSPS采样率下的数据输出处理,您可以考虑以下方案: 1. 使用其他具有更高lane数据速率的FPGA套件,例如基于Xilinx Virtex UltraScale或UltraScale+ FPGA的套件,这些套件通常具有更高的lane数据速率,可以满足16Gbit的要求。 2. 修改TSW14J56的例程,使其支持更高的lane数据速率。这可能需要对FPGA的硬件设计和软件例程进行调整,以适应更高的数据速率。 3. 使用多通道方案,将ADS54J20EVM的数据输出分配到多个FPGA通道上,以降低每个通道的数据速率。例如,您可以将16Gbit的数据速率分配到两个8Gbit的通道上,这样每个通道的数据速率就降低到了TSW14J56可以支持的范围。 总之,TSW14J56套件无法直接验证ADS54J20EVM在1GSPS采样率下,LMFS设置为4211的数据输出处理。您可以考虑使用其他具有更高lane数据速率的FPGA套件,或者修改现有套件的例程以支持更高的数据速率。 |
|
|
|
只有小组成员才能发言,加入小组>>
313 浏览 1 评论
517 浏览 2 评论
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
757 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
643 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1114 浏览 1 评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
227浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
181浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
46浏览 13评论
在使用3254进行录音的时候出现一个奇怪的现象,右声道有吱吱声,请教一下,是否是什么寄存器设置存在问题?
150浏览 13评论
TLV320芯片内部自带数字滤波功能,请问linein进来的模拟信号是否是先经过ADC的超采样?
160浏览 12评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-19 06:16 , Processed in 0.826538 second(s), Total 52, Slave 46 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号