完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
3个回答
|
|
这是 逻辑分析仪的波形吧, 可以先用 示波器测量一下, 逻辑分析仪可能会有错误
|
|
|
|
|
|
|
|
根据您的描述,您在使用CDCE72010时遇到了第四路输出时钟波形周期性出现高电平的问题。首先,我们需要了解CDCE72010是一款高速时钟分配器,用于将单一时钟信号分配到多个输出通道。在这种情况下,我们需要检查以下几个方面:
1. 寄存器配置:您提供的寄存器配置如下: 683C0350680000218384000268000003E98000046800000568000006834000176800009868050CC905FC270AA000040B0000180C 请确保这些寄存器配置正确,并且与您的应用需求相匹配。错误的寄存器配置可能导致输出时钟波形异常。 2. SPI通信:请检查您的SPI通信是否正确。确保SPI时钟频率、CPOL(时钟极性)和CPHA(时钟相位)设置正确,以确保与CDCE72010的SPI接口兼容。 3. 电源和地线:请检查CDCE72010的电源和地线连接是否正确。不稳定的电源或地线可能导致输出时钟波形异常。 4. 负载电容:请检查您的负载电容是否合适。过大或过小的负载电容可能导致输出时钟波形不稳定。 5. 时钟源:请检查您的时钟源是否稳定。不稳定的时钟源可能导致输出时钟波形异常。 6. 硬件问题:如果以上检查都没有问题,那么可能是CDCE72010本身存在硬件问题。您可以尝试更换一个新的CDCE72010来排除硬件故障的可能性。 建议您按照以上步骤逐一排查问题,找到导致第四路输出时钟波形周期性出现高电平的原因,并进行相应的调整。希望这些建议对您有所帮助。 |
|
|
|
只有小组成员才能发言,加入小组>>
279 浏览 1 评论
494 浏览 2 评论
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
730 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
630 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1096 浏览 1 评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
212浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
168浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
41浏览 13评论
在使用3254进行录音的时候出现一个奇怪的现象,右声道有吱吱声,请教一下,是否是什么寄存器设置存在问题?
144浏览 13评论
TLV320芯片内部自带数字滤波功能,请问linein进来的模拟信号是否是先经过ADC的超采样?
148浏览 12评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-13 03:55 , Processed in 1.114762 second(s), Total 85, Slave 68 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号