完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我们在测量DRP插入PD适配器时序时,在PD协商成功之前出现VBUS拉低现象,UFP没有这个问题, 具体如下,还请帮忙check下,谢谢
1. 测试波形如下: 图1:插入18W适配器后,VBUS会拉低,持续200多ms,然后拉高5V,协商成功后是9V 图2:测量了CC电压,CC电压在协商过程中,被拉高了,之后VBUS拉低,持续200多ms,之后是5V--à9V CC电压异常拉高原因是什么呢?
|
|
相关推荐
1个回答
|
|
可以确认一下是否在DRP这个引脚上使用的Try.Src, 如果是的,请拿掉后再进行测试。
|
|
|
|
只有小组成员才能发言,加入小组>>
752个成员聚集在这个小组
加入小组2069 浏览 1 评论
1824 浏览 1 评论
3633 浏览 1 评论
请问可以直接使用来自FX2LP固件的端点向主机FIFO写入数据吗?
1760 浏览 6 评论
1509 浏览 1 评论
CY8C4025LQI在程序中调用函数,通过示波器观察SCL引脚波形,无法将pin0.4(SCL)下拉是什么原因导致?
507浏览 2评论
CYUSB3065焊接到USB3.0 TYPE-B口的焊接触点就无法使用是什么原因导致的?
357浏览 2评论
CX3连接Camera修改分辨率之后,播放器无法播出camera的画面怎么解决?
410浏览 2评论
357浏览 2评论
使用stm32+cyw43438 wifi驱动whd,WHD驱动固件加载失败的原因?
854浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-22 12:21 , Processed in 0.692728 second(s), Total 50, Slave 43 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号