完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
在芯片手册一处框图中看到ADC时钟来自(PLL2/PLL2ERAYY/BACK)三个时钟之一,在ADC章节开头又看到ADC时钟和SPB时钟相连,在CCU章节中又看到ADC时钟和SPB时钟都是来自CCU模块的,两者没关系,但在ILLD中ADC时钟是直接调用SPB时钟的。希望有人知道的告诉一下!
|
|
相关推荐
1个回答
|
|
首先,TC234 的 VADC 时钟源来自SPB 时钟,如User Manual, "The basic module clock fADC is connected to the system clock signal fSPB."AURIX 的时钟系统是这样的。首先,确定一个总时钟源头,可以来自外部晶振或者内部BACKUP Clock。在芯片内部,还可以通过PLL 对外部比较低的时钟频率进行倍频,产生PLL 时钟。这样对于芯片内部总时钟就有四种选择,PLL/PLL_ERAY/Back-up/OSC_XTAL。总时钟可以分频至各个子时钟,如SPB/SRI/GTM/STM/Etc. ,可以查看手册的 Table 8-1 CCU Clock Options 表格,就知道子时钟的可以选择哪些时钟来源。子时钟进一步会给到相应的模块,比如很多外设的时钟都是来自于 SPB 总线时钟,因为这些模块都是挂在 SPB 总线上的。具体看User Manual 中的 Figure8-12 TC21x/TC22x/TC23x Clocking System。在iLLD中,SCU 中CCU中会有对时钟的初始化,包括分频后的子时钟频率,如SPB时钟。所以到了VADC的时钟设置,VADC的模拟部分时钟和数字部分时钟都是基于 SPB时钟进行分频的。
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
《DNESP32S3使用指南-IDF版_V1.6》第三十章 DHT11数字温湿度传感器
122 浏览 0 评论
565 浏览 0 评论
【敏矽微ME32G070开发板免费体验】之原厂2812测试例程解析
772 浏览 0 评论
948 浏览 2 评论
《DNESP32S3使用指南-IDF版_V1.6》第二十六章 INFRARED_RECEPTION实验
658 浏览 0 评论
【youyeetoo X1 windows 开发板体验】少儿AI智能STEAM积木平台
12043 浏览 31 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-27 01:28 , Processed in 0.470875 second(s), Total 42, Slave 36 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号