完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
各位好!请教AD1852相关问题。
1, AD1852 datasheet中的BCLK(或LRCLK)、fs、MCKL三者是什么关系? 2, 图中1852输入数据 SDATA左=0x007FFFFF(MAX+),右通道SDATA右=0x00800000(MAX-);但转单端后输出的波形相同,这是为什么?我理解应该反相才对。 3,输出的波形与输入数据明显对应不上,是LRCLK的频率不对么?LRCLK的频率从2.33K到45.1K试了几个,输出波形变化很大,但都不对。 4,AD1852(或者差分转单端后)的输出能否保持恒定值?比如DSP输入一个值X后,AD1852在下一个输入到来之前,输出始终保持在与X对应的值上。怎么能实现这种功能? DSP控制AD1852输出模拟信号,功能类似信号发生器,2个通道。参考AD1852数据手册制作电路板,使用AD4075-2将差分输出转成单端(电源-6 +6)。数据左对齐模式,24位,AD1852的SPI口没使用(下拉到地),采样率(fs)48KHz,主时钟MCLK=24.576MHz(有源晶振)。LRCLK和BCLK由DSP的McBSP模块产生,图中: 1-LRCLK;2-SDATA;3-1852右通道单端输出;4-1852左通道单端输出; |
|
相关推荐
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
为什么在频率为10^3 Hz处,产生的相移就可以确定约为-90度
1009 浏览 1 评论
【高手问答】电路的功能是为了0.6v到40v之间调压,运放发热严重
3251 浏览 8 评论
USB3.0 工业相机的传输速率是否受到电脑主板某些硬件的限制?
1188 浏览 0 评论
2381 浏览 1 评论
1321 浏览 0 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 17:33 , Processed in 0.614386 second(s), Total 74, Slave 54 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号