完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
在AD电路设计中,因为外部干扰较大的原因,在AD芯片7606的3、4、5、9-15引脚接入了2K下拉电阻,测试中发现3.3V的复位信号变为了0.8V的复位信号,这是什么原因?是这些引脚不能接下拉电阻吗?这个原理图设计上还有别的问题吗?
原理图如下: 在这里先谢谢各位了!!! |
|
相关推荐
1个回答
|
|
正常来说, 数字IO都是相同的, 建议更换芯片看一下吧, 是否也出现了同样的现象
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
【高手问答】电路的功能是为了0.6v到40v之间调压,运放发热严重
2367 浏览 8 评论
USB3.0 工业相机的传输速率是否受到电脑主板某些硬件的限制?
1032 浏览 0 评论
2231 浏览 1 评论
1270 浏览 0 评论
2770 浏览 0 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-18 11:25 , Processed in 1.721468 second(s), Total 79, Slave 59 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号