完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我有一块fpga板子,其情况如下: 板子在设计时预留有备用引脚,这些备用引脚所在的IOBANK的电压值为3.3V。 我现在想要一个在fpga里有一个逻辑一直为1的输入信号,这个信号通过备用引脚中的一个输入。 我现在应该怎么做? 是给这个引脚加一个上拉电阻然后接到这个IOBANK的3.3V输入电平上? 请各位大大指点下,小弟电路新人 |
|
相关推荐
4个回答
|
|
是的,最好采用上拉至逻辑高电平的方式。
|
|
|
|
谢谢你回答啊,不过我追问下:
是接到IOBANK的3.3V输入引脚上好,还是接到板子的其他供电处,比如5V的电源电压分压? 主要是我有个疑问是这样的:3.3V表示逻辑’1‘的话,那我加了上拉电阻的话不就分压了,特别是阻值过大的话,比如引脚处的电压连2V都不到的话,那我还有逻辑’1‘吗? 我想知道为什么不能直接把我这个备用引脚接到3.3V的引脚上去? |
|
|
|
|
|
|
|
如果你方便焊接上拉的话可以焊接一个上拉电阻,如果动烙铁麻烦的话,你可以在管脚约束里把该管脚设置成内部上拉,这样你也可以实现一直是高电平的输入了……我建议你用第二种方法,不用动烙铁,只改软件方便…
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1333 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1041 浏览 0 评论
2408 浏览 1 评论
2113 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
2376 浏览 0 评论
1878 浏览 49 评论
6017 浏览 113 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 04:06 , Processed in 0.606257 second(s), Total 47, Slave 41 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号