RISC-V简介
RISC-V 是一个自由和开放的 ISA(开源指令集架构),通过开放的标准协作实现处理器创新的新时代。RISC-V ISA在架构上提供了一个新的自由、可扩展的软件和硬件自由级别,为未来50年的计算设计和创新铺平了道路1。
RISC-V 的作者们旨在提供数种可以在BSD许可证之下自由使用的CPU设计。该许可证允许基于RISC-V设计的芯片以及其派生产品可以像RISC-V本身一样是公开且自由发行,也可以是闭源或者是专有财产。
虽然这不是第一个开源指令集,但它具有重要意义,因为它的设计适用于现代计算设备(如仓库规模云计算机、高端移动电话和微小嵌入式系统)。该项目最早开始于 加州大学伯克利分校,对项目的贡献者很多也来自于世界各地的RISC-V爱好者。截至2017年5月,RISC-V已经确立了版本2.22的用户空间的指令集(userspace ISA),而特权指令集(privileged ISA)也处在草案版本1.10。
|