完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我正在尝试使用 CubeMX 为STM32H7A3VITx和外部 10MHz 曼彻斯特编码调制器设置 DFSDM 时钟。
由于曼彻斯特要求 DFSDM 时钟至少比调制器时钟高 6 倍,因此最小时钟频率为 60MHz。 仅有的两个 *active* 时钟源选项是 PCLK2 和 SYSCLK。PCLK2 不能快于 44MHz(否则 CubeMX 抗议)所以我只有一个选择:SYSCLK。 但是,根据 Vcore,允许的最大 DFSDM 时钟为 140MHz(DS13195,表 23,第 84 页),因此我必须降低 SYSCLK。 似乎时钟比允许的快可能会导致过滤器故障。 请指教。 顺便说一句,CubeMX 不反对高于 140 MHz 的 DFSDM 时钟,而它可能应该反对。 |
|
相关推荐
1个回答
|
|
> PCLK2 不能快于 44MHz(否则 CubeMX 抗议)
PCLK2 和所有 APB 总线最高可达 140 MHz,CubeMX 也不限制它。阅读数据表 - 44 MHz 限制仅适用于 VOS 级别 3。 > CubeMX 不反对高于 140 MHz 的 DFSDM 时钟,而它可能应该反对。 事实上,这个限制似乎缺失了。 |
|
|
|
只有小组成员才能发言,加入小组>>
请教:在使用UDE STK时,单片机使用SPC560D30L1,在配置文件怎么设置或选择?里面只有SPC560D40的选项
2635 浏览 1 评论
3208 浏览 1 评论
请问是否有通过UART连接的两个微处理器之间实现双向值交换的方法?
1783 浏览 1 评论
3610 浏览 6 评论
5988 浏览 21 评论
939浏览 4评论
1316浏览 4评论
在Linux上安装Atollic TRUEStudio的步骤有哪些呢?
584浏览 3评论
使用DMA激活某些外设会以导致外设无法工作的方式生成代码是怎么回事
1303浏览 3评论
1359浏览 3评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-23 07:38 , Processed in 1.063719 second(s), Total 77, Slave 60 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号