完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
各位前辈,小弟现在刚开始学习ARM,想用ARM与FPGA并行总线通信。 实验过程是这样的,我现在FPGA内部建立了一个双口RAM,现在想通过ARM并行总线读写RAM,下面的是FPGA中RAM与ARM的连接图。 根据ARM读写外部存储器的时序,应该先将在接下来的时钟上升沿,将需要访问的地址赋给地址总线。在第二个周期选通访问地址所在bank的片选,即nGCS4拉低。 在第三个周期将nOE拉低,发出读取信号。在第四个周期,将访问地址中的数据赋给数据总线。 现在不知怎么将地址挂在地址总线上,又如何将数据总线上的数据读进ARM。 希望各位前辈能够指点指点,不胜感激啊!!! |
|
相关推荐 |
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
942 浏览 0 评论
Cortex-A55国产处理器_教学实验箱_操作案例分享:5-21 手势识别实验
812 浏览 0 评论
飞凌嵌入式ElfBoard ELF 1板卡-开发环境搭建之交叉编译
1319 浏览 0 评论
飞凌嵌入式ElfBoard ELF 1板卡-shell脚本编写之输入输出重定向
1442 浏览 0 评论
飞凌嵌入式-ELFBOARD ELF 1外设扩展硬件分享第一期
2192 浏览 0 评论
浏览过的版块 |
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-10-21 13:08 , Processed in 0.883710 second(s), Total 70, Slave 53 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号