完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
FPGA 设计优化主要分为编码风格、设计规划和时序收敛三大部分,这 些因素直接决定了 FPGA 设计的成败。 编码风格直接影响 FPGA 设计的实现并最终影响设计的性能。尽管综合 工具集成了一系列优化算法,但是用户仍有必要遵循一定的编码风格去引导 综合工具在特定 FPGA 架构上达到最优结果。 设计规划用于指导用户把设计更好地适配到所选用的 FPGA上并合理地 平衡面积和速度的要求,目的在于把高云器件支持的所有功能和特性完美地 呈现出来。 时序收敛可以保证用户设计满足某个特定的时序需求,这部分主要描述 时序需求、时序约束以及时序优化的方法。
|
|
相关推荐
|
|
只有小组成员才能发言,加入小组>>
820 浏览 0 评论
1162 浏览 1 评论
2537 浏览 5 评论
2872 浏览 9 评论
移植了freeRTOS到STMf103之后显示没有定义的原因?
2722 浏览 6 评论
keil5中manage run-time environment怎么是灰色,不可以操作吗?
1127浏览 3评论
199浏览 2评论
465浏览 2评论
382浏览 2评论
M0518 PWM的电压输出只有2V左右,没有3.3V是怎么回事?
463浏览 1评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-31 02:37 , Processed in 1.001403 second(s), Total 77, Slave 54 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号