完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
|
相关推荐
1个回答
|
|
|
1. 硬件平台介绍
TT推荐的USB硬件快速开发方法是直接使用成熟的产品级的FPGA USB模块作为基础来开发。模块已经完成了最复杂及风险最高的硬件开发部分,用户只需要基于具体应用设计一个扩展板即可完成整体的产品级设计。这里以Pionway的XMS6301 FPGA USB模块来做示例说明。 XMS6301是一款深受市场欢迎的FPGA USB3.0产品级模块,用料扎实,做工优良,在高速信号采集、图像/视频采集及处理、数字通信等领域应用广泛。 XMS6301按照工业级温度标准设计,采用芯片级的电源输入保护方案,10层板叠层设计,板上所有的传输线全部实现阻抗控制及等长匹配,电磁兼容能力良好。大小仅为标准银行卡尺寸(85.5mm×54mm),可以方便的集成在各种小型的电子设备内部。 Pionway XMS6301硬件框图 XMS6301框图中心位置的Spartan-6 FPGA为模块的主处理器部分,内置丰富的逻辑资源,可用于实现各种复杂的数字信号处理功能。 板载2Gibit的DDR3 SDRAM连接到了FPGA内置的硬核存储器控制器上,最大读写带宽10.672Gbps,为处理器的处理流程提供了大容量的数据缓存支持。 板载高精度LVDS差分低抖动硅晶振时钟源,降低FPGA的时序约束要求,增强处理器的运行可靠性。 2. 扩展板设计 扩展板用来与模块通过板对板连接器相互连接,为模块提供电源供给,并将模块的I/O导出到外部来使用。 在设计过程中,推荐的电子元器件购买渠道是立创商城、Digi-Key、Mouser等自营元器件交易网站。 2.1 模块引脚网络标识说明 XMS6301模块对外有3个80pin的0.8mm间距板对板连接器,标号分别为A、B、C。总共240pin引脚包含了模块的供电输入输出、I/O数据传输及特殊功能的连接。 XMS6301模块引脚网络标识说明表 序号功能描述 网络标识I/O引脚数量 1主电源输入VCC5VD10 2FPGA BANK 0 I/O电压输入FPGA_VCCO0_IN 4 3FPGA BANK 0 I/O参考电压输入 在不需要的情况下可以用作I/O L1N_VREF_0、L8N_VREF_0、 L38N_VREF_0、L62N_VREF_0 4 (4双功能) 4FPGA BANK 1 I/O电压输入FPGA_VCCO1_IN 4 5FPGA BANK 1 I/O参考电压输入 在不需要的情况下可以用作I/O L1N_VREF_1、L28N_VREF_1、L53N_VREF_1 3 (3双功能) 6数字电源输出VCC1V2D、VCC1V8D、VCC3V3D18 7数字地DGND81 8FPGA BANK 0 I/OL2P_0、L3N_0.。.44 9FPGA BANK 1 I/OL1P_1、L1N_VREF_172 (3双功能) 10复位输入/输出SYS_RST_IN_N(复位输入)、FX3_RESET_N(漏极开路复位输出)2 11JTAG接口CABLE_TDI、FPGA_TDO、 CABLE_TCK、CABLE_TMS 4 12电池电源输入VBAT1 2.2 扩展板的电源设计 模块的电源电路包含电源输入和电源输出部分,电源输入有两路,一路是USB Cable(输入电流0.5-0.9A),另一路是通过通过板对板连接器(输入电流3-4A),如果两路电源同时接入则板对板连接器的供电内部优先级更高。 由于USB Cable的输入电流能力有限,一般仅作为简单的功能演示使用,在产品级的使用场景中建议仅使用板对板连接器来为模块供电,并将XMS6301模块背面的USBP开关拨到DIS(出厂默认)来关断USB的供电使能。 2.2.1 模块的主电源供电设计 XMS6301的输入额定电压为+5V,短时间最高可耐受到+12V,最低输入电压不应低于+4.6V,最大输入电流为4.17A。使用过程中,可以根据如FPGA处理算法的规模、外部驱动负载的情况等实际应用需求来搭建足够功率的DC/DC电路来驱动。 DC/DC电路的最大输出电流、电感的电感量、饱和电流指标要足够,并且建议在DC/DC的电源输出端串联大载流能力的铁氧体磁珠或者EMIFIL滤波器对电源滤波后再送入模块。如果板上有敏感的模拟信号部分,需要远离DC/DC电路或对其加做电磁屏蔽处理。 DC/DC电路按照调节器的类型表(Regulator Type) 序号 调节器类型 电路特点价格面积参考芯片/模块型号 1 Module 内置开关管(MOSFET)和电感,体积最小,价格较高,使用最方便,原包装拆封过久焊接前必须烘烤! 差别较大最小3.0A:TPS82130SILR 4.0A:EN2340QI 6.0A:LTM8033双模块并联 2 Converter 内置开关管,需要外接电感, 性价比最高,使用的最多 较低适中3.0A:TPS54329DDAR 4.0A:TPS56428DDAR 5.0A:TPS56528DDAR 3Controller需要外接开关管和电感, 面积最大,使用相对少 较高较大 电源滤波元器件参考型号表(EMIFIL最大耐压建议采用50%左右降额) 类型序号型号电容量/ 100MHz 阻抗值 耐压最大通过电流封装生产 厂商 特点及作用 适用电路 共模扼流线圈1ACM70V-701-2PL-TL00701Ω 80V4A7.0X 6.0mm TDK对长导线 产生的 共模噪声 抑制能力强 电源输入的 开始位置 EMIFIL滤波器2NFM18PS105D0J3D1μF6.3V2A0603Murata 超低的ESL 滤除高频噪声 效果极佳 高噪声辐射 高阻抗线路 3NFM18PC225B1A3D 2.2μF10V4A0603Murata 4NFM41PC155B1H3L 1.5μF50V6A1806Murata 铁氧体磁珠5BLM21PG221SN1D220ΩN/A2A0805Murata 抑制高频噪声 无需对地连接 低噪声辐射 低阻抗线路 6MPZ1608S331ATA00330ΩN/A1.7A0603TDK 7MPZ2012S601AT000600ΩN/A2A0805TDK MLCC推荐的品牌是Murata、TDK、samsung,推荐的电介质NPO(COG)》X7R》X5R,对于滤波使用尽量选用小封装高耐压的型号。 电源滤波示例图 2.2.2 模块I/O所使用的VCCO和VREF供电设计 XMS6301模块上的I/O连接到了FPGA的Bank0和Bank1,每个Bank的I/O由相应的VCCO和VREF来供电,其不同的输入电压组合决定了Bank当前所能支持的电平标准。 VCCO的所有引脚在所有情况下都必须要全部连接外部电源输入,其输入电流取决于输出I/O的数量和输出负载,一般不小于500mA。并且需要在其他板对板连接器的引脚附近放置10-100nF的去耦电容(阵列)来防止噪声耦合。 VREF则根据实际要是用的电平标准来决定是否输入电压,如没有用到,用可作为FPGA的I/O来使用(第二功能)。如果需要使用,则相应BANK的VREF必须全部供电,VREF所需要的输入电流不大,但对电源噪声敏感,建议外接LDO或者经过EMIFIL滤波后对其供电,并且需要在其他板对板连接器的引脚附近放置一颗10-100nF的MLCC来防止噪声耦合。 XMS6301 I/O 单端电平标准配置表 序号VCCO电压VREF单端电平标准 13.3V不用供电,可做I/O使用 LVTTL、LVCMOS33、PCI33_3、PCI66_3、SDIO 1.5V低噪声+MLCCSSTL3_I、SSTL3_II 23.0V不用供电,可做I/O使用I2C、SMBUS 32.5V不用供电,可做I/O使用LVCMOS25 1.25V低噪声+MLCCSSTL2_I、SSTL2_II 41.8V不用供电,可做I/O使用LVCMOS18、MOBILE_DDR、LVCMOS18_JEDEC 0.9V低噪声+MLCCSSTL18_I、SSTL18_II 51.5V不用供电,可做I/O使用LVCMOS15、LVCMOS15_JEDEC 0.75V低噪声+MLCCSSTL15_II 61.2V不用供电,可做I/O使用LVCMOS12、LVCMOS12_JEDEC XMS6301 I/O 差分电平标准配置表 序号VCCO电压VREF电压差分电平标准 13.3V不用供电, 可做I/O使用 LVDS_33、MINI_LVDS_33、RSDS_33、 PPDS_33、DIFF_SSTL3_I、DIFF_SSTL3_II 22.5VLVDS_25、BLVDS_25、MINI_LVDS_25、RSDS_25、 PPDS_25、DISPLAY_PORT、DIFF_SSTL2_I、DIFF_SSTL2_II 31.8VDIFF_MOBILE_DDR、DIFF_HSTL_I_18、DIFF_HSTL_II_18、 DIFF_HSTL_III_18、DIFF_SSTL18_I、DIFF_SSTL18_II 41.5VDIFF_HSTL_I、DIFF_HSTL_II、DIFF_HSTL_III、IFF_SSTL15_II 2.2.3 模块的电源输出 XMS6301模块还将自身的1.2V、1.8V、3.3V三个数字电源输出(可以不使用),其中1.8V和3.3V的最大输出能力为1A,1.2V的最大输出能力为500mA,可以为小功率的数字电路外设提供电源,如要给模拟电路供电需要先经过LDO转换再经过EMIFIL滤波器或铁氧体磁珠滤波后使用。XMS6301的所有电源输出即使没有使用,也需要在旁边并联若干10-100nF MLCC(阵列)以防止连接器的天线效应耦合噪声。 2.3 扩展板的I/O设计 XMS6301的3个板对板连接器上的I/O大部分连接到了FPGA的数据I/O引脚上,负责FPGA的数据通信功能。还有一小部分I/O连接到了模块的复位电路、FPGA的配置电路部分,负责模块的功能管理部分。 2.3.1 扩展板的FPGA I/O设计 XMS6301的I/O总共有116根,分布在FPGA的BANK0和BANK1,包括差分和单端传输线。 差分传输线对总共有21对(48根),差分特性阻抗100Ω,所有的21对差分对之间的传输线长度误差<3mil,连接在BANK0有16对(双向LVDS),连接在BANK1有5对(LVDS只能输出),这21对差分对也可以作为单端信号传输线,但如果用来传输高速信号,需要考虑传输线间的串扰(可以间隔使用)。 剩余的I/O数量总共有74根,特性阻抗50Ω,传输线长度误差<150mil(3.81mm)。其中绝大部分是在PCB叠层中的同一层,配合扩展板的线长补偿,也可以作为差分传输线来使用。 对于XMS6301,在所有情况下外部设备的I/O最高电压不应超过模块当前的I/O所对应的VCCO,比如假设VCCO0的输入电压设置为1.8V,则L2P_0输入信号的输入电压不应超过1.8V,VCCO1的输入电压设置为2.5V,L1P_1的输入信号的最高电压不应超过2.5V,否则有可能会导致I/O损坏。 对于最高输入电压高于3.3V的电平标准,如TTL、CMOS。需要外接缓冲芯片,如SN74LVC245A、SN74LVC244A,能够将5V的输入转换成2.5V或3.3V的电平标准,保护了模块的FPGA I/O引脚。 如果所要转换的数字信号频率较高,对转换电路的延迟较为敏感,可以考虑使用CPLD来做接口电平转换功能。 如果扩展板需要将XMS6301的I/O导出到PCB的外部,也建议使用SN74LVC245A、SN74LVC244A来做接口的隔离,并在靠近外部接口处放置ESD保护器件增强静电保护。 2.3.2 扩展板的复位电路设计 XMS6301上电后复位电路会不断监控模块上的VCC1V8D电压轨,当模块内部的VCC1V8D电压轨正常的时候,无复位信号输出。而当各种意外导致模块VCC1V8D电压轨降低到了1.67V以下时,模块内部复位电路会持续输出复位信号,直到VCC1V8D电压持续200ms回到1.67V以上后解除复位信号输出。 用户也可以通过拉低模块的复位信号输入引脚FX3_RESET_N的电平来通知模块强制执行复位操作。 模块的复位输入信号FX3_RESET_N和复位输出信号FX3_RESET_N都为低电平有效,复位输出信号为漏极开路,在内部上拉到了1.8V。 复位输入信号SYS_RST_IN_N在模块内部也做了1.8V的弱上拉,其最高外部输入电压不要超过2.0V。用户可以使用一个漏极开路(集电极开路)的输出引脚来驱动它。 2.3.3 扩展板的配置电路设计 XMS6301将FPGA的JTAG信号引出到了板对板连接器上,用户可以在扩展板上将其引出来实现FPGA的下载及调试工作。 如果需要做外接连接器与Xilinx Platform Cable USB (II)相连接,第二脚的VREF电压需要设置成2.5V来兼容模块上的JTAG电平标准。所有对外的JTAG信号线都需要加ESD保护芯片增加静电保护能力。 Xilinx Platform Cable USB推荐连接器参考型号表格 生产厂商表贴垂直型号通孔垂直型号通孔直角型号 Molex87832-142087831-145087833-1420 FCI98424-G52-1498414-G06-1498464-G61-14 Comm Con Connectors2475-14G22422-14G22401R-G2-14 XMS6301 扩展板 JTAG接口设计 2.3.4 扩展板的防篡改电路设计 XMS6301的LX150型号支持Xilinx的FPGA bit流文件加密功能,如需使用此功能能,需要不间断的为板对板连接器上的VBATT引脚提供工作电压,VBATT的工作电压范围是1.0V-3.3V之间,可以在扩展板上放置一个可充电的贴片锂电池。当设备连接电源的时候为其充电,当设备掉电后为VBATT引脚继续提供工作电压。 VBATT 充放电路示意图 XMS6301 用户还可以使用FPGA 内部的Device DNA 来实现自定义的加密功能。LX45 与LX150 都支持此功能。 Device DNA 是FPGA 在生产过程中烧录的57bits 数字序列,每一个芯片的序列都不相同。基本的加密思路如下: 用户在上位机使用JTAG 接口读取FPGA 的Device DNA 序列,然后合并自定义的秘钥key1 一同带入到一个自定义的单向函数中进行不可逆计算,得出结果序列。 将结果序列存储到与FPGA 相连接的非易失存储器上。 配置FPGA 程序。 FPGA 内部的解密程序通过DNA_PORT 接口读取自身的Device DNA 序列后合并预定义的秘钥key1 一起送入单向函数进行同样的不可逆算法后得到结果序列。 FPGA 解密程序读取和他相连的非易失存储器内容后进行比较,如果两者内容相同则验证成功,否则FPGA 程序不执行。 使用此加密方法在硬件上需要在FPGA 上外接一个非易失存储器, 如小容量的EEPROM, 如AT24C02C‐SSHM‐T,也可以使用更复杂的安全验证存储器,如AT88SC0104CA‐SH、DS28E38Q+U 等芯片。 Pionway BRK6301分线板正面图(配合XMS6301使用) BRK6301 原理图 |
|
|
|
|
只有小组成员才能发言,加入小组>>
5748个成员聚集在这个小组
加入小组3824 浏览 0 评论
航顺(HK)联合电子发烧友推出“近距离体验高性能Cortex-M3,免费申请价值288元评估板
4679 浏览 1 评论
4777 浏览 0 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-15 14:16 , Processed in 0.812055 second(s), Total 75, Slave 58 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
2401