完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
1、
正常的警告,可以不用管。 2、Warning: Clock latency analysis for PLL offsets is supported for the current device family, but is not enabled 措施:将setting中的timing Requirements&Option-->More Timing Setting-->setting-->Enable Clock Latency中的on改成OFF 3、Warning: Clock multiplexers are found and protected 解释:对时钟做了多路选择。一般的来说,系统时钟树的处理要特别注意。最好不要有组合逻辑掺杂其中。如果非得要有,对于FPGA来说,一般的会使用专用的时钟选择器来做,驱动能力比较强,所以也不要太担心。如果是特别高频的,要注意处理了。时序报告要好好检查。 |
|
相关推荐
3 个讨论
|
|
|
haohao
|
|
|
|
|
|
|
|
|
|
|
|
|
|
你正在撰写讨论
如果你是对讨论或其他讨论精选点评或询问,请使用“评论”功能。
NVMe高速传输之摆脱XDMA设计51:主要功能测试结果与分析3 nvmePCIe高速存储 PCIe高速存储
230 浏览 0 评论
NVMe高速传输之摆脱XDMA设计50:主要功能测试结果与分析2 nvmePCIe高速存储
378 浏览 0 评论
NVMe高速传输之摆脱XDMA设计49:主要功能测试结果与分析1
1509 浏览 0 评论
935 浏览 0 评论
876 浏览 0 评论
4433 浏览 63 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-3 15:08 , Processed in 0.747815 second(s), Total 57, Slave 43 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
2903