完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
电子发烧友论坛扫一扫,分享给好友
|
因为当fd***中的数字信号是16进制时(如下1h形式),无法确定其是高电平还是低电平,先转vcd再转pwl则可解决此问题。
step 1 用命令把fsdb文件转成vcd文件(Synopsys Verdi_o-2018.09-SP2)(因在step中转vcd会出现问题,所以用命令转)>>fsdb2vcd a.fsdb -o a.vcd step 2 用Waveview打开vcd文件,后用gui界面操作转出pwl文件: |
|
|
|
|
只有小组成员才能发言,加入小组>>
1018 浏览 1 评论
1849 浏览 0 评论
1830 浏览 1 评论
3254 浏览 5 评论
3581 浏览 9 评论
1020浏览 1评论
1849浏览 1评论
如何知道嵌入式电子控制单元 (ECU) 中的RAM使用情况?
1359浏览 1评论
1851浏览 0评论
1177浏览 0评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-1 19:30 , Processed in 0.523603 second(s), Total 76, Slave 56 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
11831