发 帖  
原厂入驻New

一文详解ATtiny13的时钟系统及其分布

20 ATtiny13 时钟系统
分享
[td]时钟系统及其分布
Figure 11为AVR的主要时钟系统及其分布。这些时钟并不需要同时工作。为了降低功耗, 可以通过使用不同的睡眠模式来禁止无需工作的模块的时钟,详见ATtiny13 P26“ 电源管理及睡眠 模式 ” 。时钟系统详见 Figure 11。
CPU 时钟- clkCPU
CPU时钟与操作AVR内核的子系统相连,如通用寄存器文件、状态寄存器及保存堆栈指针的数据存储器。终止CPU 时钟将使内核停止工作和计算。
I/O 时钟- clkI/O
I/O时钟用于主要的I/O模块,如定时器计数器。 I/O时钟还用于外部中断模块。要注意的是有些外部中断由异步逻辑检测,因此即使 I/O时钟停止了这些中断仍然可以得到监控
Flash 时钟- clkFLASH
Flash 时钟控制Flash 接口的操作。此时钟通常与CPU 时钟同时挂起或激活。
ADC 时钟- clkADC
ADC具有专门的时钟。这样可以在ADC工作的时候停止CPU和I/O时钟以降低数字电路产生的噪声,从而提高 ADC 转换精度。

0
2020-11-4 07:39:14   评论 分享淘帖 邀请回答

只有小组成员才能发言,加入小组>>

327个成员聚集在这个小组

加入小组

创建小组步骤

关闭

站长推荐 上一条 /9 下一条

快速回复 返回顶部 返回列表