完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
你好,
我正在设计一个原型板,将5个高速ADC / DAC(LVDS DIFF)和数十个SE GPIO连接到VC707 FMC1 / FMC2连接器。 我有点担心整个系统的电源开/关顺序,包括VC707和我的原型板。 VC707有自己的电源开启排序(我确实探测了所有VC707电源轨,包括VCC上的VCCINT,VCCBRAM,VCCO,VCCAUX ......),发现VC707没有遵循Xilinx关于2的上电顺序的建议。 电源轨。 此外,VC707没有任何电源关闭顺序,其电源开关关闭主电源,这意味着所有电源轨将同时开始放电。 这不符合Virtex-7断电排序。 1-我的原型电路板配有独立的电源和自己的电源排序。 在将VCCO应用于FPGA bank之后,我需要确保仅连接到FMC1 / FMC2的原型板电路上电,以确保功率钳位二极管不会向前偏置。 这样,包括DIFF LVDS和SE IO的FMC1 / FMC2线路在提供Bank VCCO之前将看不到任何电压。 对此有何评论? 对于VC707 FMC1 / FMC2 IO的接口,我是否应该考虑接通电源排序的唯一方法? 2-对于电源关闭,我需要首先从原型板上取下电源,然后再次取下VC707的电源,以确保VCCO钳位二极管不会向前移动。 它是否正确? 3-某些XC7VX485T-FF1761 IO(即AM16)显示为NC,但它们在XC7V585T-FF1761上可用作IO。 这是否意味着如果连接到某处(即GND),XC7VX485T-FF1761的NC引脚不成问题,因为它们在XC7V585T-FF1761处可用作IO。 我明白,最好不要让NC单独使用,而不是将它们绑在任何地方,但只是想知道这些是否只是不与死相关的球? 4- VC707 SCH与发布的布局不完全同步。 在SCH中浮动的FMC2 J24-37和K25-38与FPGA NC Ball相关联。 该电路板最初计划用于XC7V585T-FF1761,其中XC7VX485T-FF1761可用作IO。 如果有人将FMC2的浮动线(基于SCH)连接到GND,这可能会很糟糕,这意味着XC7VX485T-FF1761的NC引脚将连接到GND。 感谢您的评论。 -Reza |
|
相关推荐
4个回答
|
|
@reza_anv
有关电源排序的详细信息,请查看这些线程 https://forums.xilinx.com/t5/7-Series-FPGAs/Kintex-7-Power-On-Sequencing/td-p/536963 https://forums.xilinx.com/t5/7-Series-FPGAs/Kintex7-series-Power-on-sequence-configuration/td-p/263988 1 - 看起来很好。 您打算如何为FMC卡购买电源? 2 - 是的,但同样取决于您如何为FMC卡供电。 您计划从VC707提供的FMC电源引脚获取电源。 3 - Packagae Compatability更多。 有关包兼容性,请参阅UG475http://www.xilinx.com/support/documentation/user_guides/ug475_7Series_Pkg_Pinout.pdf中的第27页。 NC意味着这些银行没有被保释。 对于例如 您所指的引脚即AM16是Bank 32,它在XC7VX485T-FF1761中无法使用,而它在XC7V585T-FF1761中被绑定。 请参阅UG475中的第42和48页。 4 - 将NC引脚连接到GND没有问题。 -------------------------------------------------- -------------------------------------------------- ----------------没有一个愚蠢的问题。 随意问,但快速搜索,以确保它还没有得到解答。 保持对话,获得Kudos和Accept Solution。 -------------------------------------------------- -------------------------------------------------- ------------------- |
|
|
|
你好Gnarahar,
这是我的电力规划。 VC707首先通电(来自其电源适配器),然后FMC连接器上提供的VC707的VCCO将用作控制线来启动我的原型板电源。 我的原型板有自己的电源。 这意味着Virtex-7将首先获得供电(所有VCCO电源线都已启动),然后我的原型板以及连接到FMC线路的DIFF和SE IO将被供电。 这看起来是对的吗? 有关VC707未实现的断电排序的任何评论? 谢谢, -Reza |
|
|
|
@reza_anv你的实现看起来不错。
有关VC707未实现的断电排序的任何评论? Eval板在芯片特性化之前设计得很好,因此可能无法满足所有“建议”。 除非数据手册中有禁止,否则任何顺序都可以。数据表中的一个在100%的所有器件上通过测试使用。 但是,并不是仅仅建议在启动期间保持电流并以受控方式断电。 它不会影响设备的可靠性或损坏它。 超出绝对最大规格时,损坏/可靠性会受到影响(ESD超出数据手册中允许的范围)。 -------------------------------------------------- -------------------------------------------------- ----------------没有一个愚蠢的问题。 随意问,但快速搜索,以确保它还没有得到解答。 保持对话,获得Kudos和Accept Solution。 -------------------------------------------------- -------------------------------------------------- ------------------- |
|
|
|
你好Gnarahar,
好的,“Eval主板在芯片特性化之前设计得很好,因此可能无法满足所有”建议“。” 我已经在测序中捕获了VC707的电源,我观察到的一个大问题是用于为VC707上的外设芯片供电的VCC2V5,VCC3V3在上电后(VCCINT后0.35ms)很早就出现了。 供应Virtex-7组的VCCO轨道。 由于在Virtex-7的所有GPIO上钳位二极管供电和GND(Vf = 0.5V)并且根据数据表Iin(GPIO)= 10mA(最大值),FPGA会因为钳位二极管的偏置偏差而受损。 我们已经失败了VC707 EVAL BD,无法在iMPACT中无法验证FPGA ID,我相信VC707上的这些随机问题(也由其他人报告)可能是由于这种昂贵的电路板设计的方式造成的。 感谢您的评论。 谢谢, -Reza |
|
|
|
只有小组成员才能发言,加入小组>>
2420 浏览 7 评论
2823 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2461 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1157浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
584浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
450浏览 1评论
2005浏览 0评论
729浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 03:16 , Processed in 1.425583 second(s), Total 54, Slave 48 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号