完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
我使用V7-GTH用于所有三种速度的SATA(1.5G,3G,6G)
问题-1:如何知道RX_CM_SEL的正确值? 我有AC耦合Rx。 UG称交流耦合高于800mv(可能值800mv - 1100mv)。 如何知道该属性的确切seeting。 问题-2:GTWiz中的时钟校正选项 在GTWiz中有一个选项Use Clock Correction。 启用后,它需要其他信息: - 1.序列长度 2. Sequence1 Byte1等 另外还有其他GUI字段PPM Offset& CC序列的周期性。 我应该提供什么价值。 |
|
相关推荐
8个回答
|
|
抱歉,请替换RX_CM_TRIM代替RX_CM_SEL
|
|
|
|
|
|
|
|
|
|
|
|
使用最新的向导,它具有SATA模板。
你没用吗? -------------------------------------------------- ----------------------------别忘了回复,给予kudo并接受为解决方案--------- -------------------------------------------------- ------------------- |
|
|
|
|
|
|
|
我指的是协议模板。
看起来没有为GTH添加模板。为了回答您的问题,我相信您可能已经提到了AR53364http://www.xilinx.com/support/answers/53364.htmlRX_CM_SEL - 您应该遵循UG建议。 表4-2提供了使其“可编程”所需的设置。 当您说“精确设置”时,您要查找哪些信息?有关时钟校正设置,请参阅GT用户指南“RX时钟校正”部分。 您可以映射向导要求的设置。 -------------------------------------------------- ----------------------------别忘了回复,给予kudo并接受为解决方案--------- -------------------------------------------------- ------------------- |
|
|
|
“PP序列的PPM偏移和周期性”是您的设计相关参数。
PPM偏移是指在链路伙伴处使用的REFCLK的ppm规范。 周期性是指两次连续CC周期传输之间的USERCLK2周期数。 -------------------------------------------------- ----------------------------别忘了回复,给予kudo并接受为解决方案--------- -------------------------------------------------- ------------------- |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2388 浏览 7 评论
2804 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2270 浏览 9 评论
3338 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2440 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
768浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
551浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
386浏览 1评论
1975浏览 0评论
692浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-29 01:18 , Processed in 1.206476 second(s), Total 62, Slave 55 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号