完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
亲爱的社区,
我开始设计和使用在使用ISE 14.5实现ip-core时提供的GTX收发器示例。 我使用带有FM-S14适配器的Kintex Evalboard KC705(为我提供了4个额外的SFP选项和212.5MHz参考时钟)。 我想使用两个标识GTX单元(相同的帧生成器和帧检查器功能)。 我做了以下主要配置:4.25 Gbps,212.5MHz参考时钟,32Bit外部数据宽度,8B / 10B编码,RXUSRCLK = RXOUTCLK(来自接收数据的恢复时钟),带手动对齐的特殊字符K28.5(RXSLIDE),DFE 均衡器。 我在SFP1 / transceiver1上建立了一个光纤通道环路,在SFP2 /收发器2上建立了一个光环路,并用芯片检查接收到的数据。 这正是发射机发送的内容。 当我现在连接两个收发器通过他们的SFP与光纤通道在一起我不接收发射器发送的东西。 两个收发器上的接收数据看起来是随机的。 我不知道问题出在哪里? 任何想法 ? 在前面感谢您的帮助 |
|
相关推荐
6个回答
|
|
我发现了问题。
它看起来像我的评估板上的物理问题。 我将板载SFP连接更改为 FM-S14 SFP适配器。 所以我现在在SM-F14适配器上有两个SFP,它工作正常。 在原帖中查看解决方案 |
|
|
|
请原谅我的愚蠢问题:你是否正在穿越TX和RX?
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
链接很好。
我可以在JDSU分析仪上看到传输的数据包。 但是,在逻辑分析仪上,环回后接收的数据显示“FE”。 我探测了复位信号和时钟,看看复位是否表现得如此。 看起来重置信号的表现就像它们应该的那样。 如果你能提出一些解决这个问题的策略,我真的很感激。 谢谢 |
|
|
|
只有小组成员才能发言,加入小组>>
2380 浏览 7 评论
2797 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2262 浏览 9 评论
3335 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2428 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
755浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
543浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
365浏览 1评论
1960浏览 0评论
681浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-22 09:24 , Processed in 1.449291 second(s), Total 87, Slave 70 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号