完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
大家好,我在virtex6中使用SRIO时遇到了一些问题。所以我试着用ibert来测试他的问题所在。
但测试也失败了。 我不知道出了什么问题.Plase帮帮我!非常感谢你。 |
|
相关推荐
4个回答
|
|
GTX_X0Y3的TXOUTCLK频率为0.06。
你能不能探测GTX_X0Y3的参考时钟输入,并确保它在相位噪声模板范围内?你可以用它共享其他GT的refclk吗? -------------------------------------------------- ---------------------------------------------请将帖子标记为 如果提供的信息能够回答您的问题/解决您的问题,请“接受为解决方案”。给予您认为有用的帖子。 |
|
|
|
我试过,但没有时钟,我可以确定芯片有问题吗?当我测试x0y0时,有一个312.5mhz的时钟。非常感谢你。
|
|
|
|
在端口设置选项卡中,检查gttxreset端口。
确保它是1'b0。 -------------------------------------------------- ----------------------------别忘了回复,给予kudo并接受为解决方案--------- -------------------------------------------------- ------------------- |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2413 浏览 7 评论
2820 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3371 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2456 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1028浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
576浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
434浏览 1评论
1998浏览 0评论
721浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-18 12:31 , Processed in 1.189428 second(s), Total 54, Slave 47 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号