完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好,
我一直在将* .bit文件直接加载到FPGA中,但是我想将ROM文件加载到Platform Flash#1并在加电时从中下载FPGA。 我能够生成ROM文件mcs并将其下载到第一个Flash#1但我不知道如何设置地址配置和模式开关SW3。 我已经阅读了用户指南,但仍然有点困惑。 有人可以指导我完成这个吗? 使用CPLD会更好吗? 我只是担心CPLD写周期比平台Flash更少。 谢谢, PS:我已附上用户指南,请阅读第35页。 消息由kevintruong编辑于03-07-2010 01:24 PM ML505_user_guide.pdf 998 KB |
|
相关推荐
1个回答
|
|
凯文,
不要担心地址开关,因为它们用于系统ace配置。 您只需设置模式引脚即可从平台闪存配置FPGA。 因此,为主串行配置设置SW3 swicthces为SW3 [1:8] = 00000000.如果已经编程了平台闪存,则应在电路板通电时从平台闪存配置FPGA。 如果您还有问题,请告诉我 谢谢 克里希纳 |
|
|
|
只有小组成员才能发言,加入小组>>
2338 浏览 7 评论
2758 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2235 浏览 9 评论
3308 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2384 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
696浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
493浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
277浏览 1评论
703浏览 0评论
1897浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-10-20 04:38 , Processed in 0.983568 second(s), Total 45, Slave 38 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号