完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好,
Xilinx XAPP586(v1.0)2012年5月30日(第6页,图5)显示了x4 SPI FLASH的连接。 D [02]连接“HOLD#”FLASH输入 D [03]与“W#”FLASH输入连接 但在Schematic Review Recommendation Spreadsheet(7-Series)V1p1.xls中 7系列原理图审查建议 (见第52行和第53行)D [02]必须与“W#”连接,D [03]必须与“HOLD#”连接 另外x4特色SPI FLASH有DQ2 / HOLD#和DQ3 / W#组合(例如Micron N25Q256A11EF840E) 我认为XAPP586图5不正确。 你能告诉我这个问题吗? - 问候,维克多 附: |
|
相关推荐
1个回答
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2459 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1153浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
583浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
449浏览 1评论
2004浏览 0评论
728浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 23:12 , Processed in 1.283588 second(s), Total 77, Slave 60 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号