完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我已经在verilog和iam中开发了乘法器的代码,并在创建RTL原理图时获得了以下内容。但它已成功编译..
错误:Xst:528 - 单位信号中的多源; 此信号连接到多个驱动器.ERROR:Xst:528 - 单元输入信号中的多源; 此信号连接到多个驱动程序。 在这里我附加文件请检查并帮助我.. 携带跳过加法器1.rar 153 KB |
|
相关推荐
1个回答
|
|
如果你看看carry.v,你会发现cout连接到carryskip的四个实例(d1,d2,d3和d4)。
所有这些都输出到cout上。 您希望如何组合他们的信号? 他们不能都为这个输出设定一个值; 如果一个人希望它变高而另一个想要它变低呢? 根据所需的行为,您可以将cout设为4位端口(以便每个实例驱动一位),或将它们与逻辑门(AND / OR)组合,或者(如果您知道它们都表现为 同样的方法)只需将其连接到一个并让其他人断开连接。 p3有点难。 据我所知,除了外部引脚外,不支持“inout”端口(即你不能用它们连接一个FPGA中的两个模块)。 你已经将p3(以及p1和p2)连接到所有carryskip实例。 就像cout一样,你对此有何看法? 如果一个实例将其拉高而另一个实例将其拉低,哪一个应该赢? |
|
|
|
只有小组成员才能发言,加入小组>>
2384 浏览 7 评论
2800 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2264 浏览 9 评论
3336 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2431 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
759浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
548浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
371浏览 1评论
1966浏览 0评论
685浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-25 22:39 , Processed in 1.188212 second(s), Total 77, Slave 60 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号