完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
零件号:
XC6VLX130T-2FF1156,TXS0108EPWR,MAX 9360 问题:1。通过在一块电路板上通过电平转换器(TXS0108EPWR)从FPGA到FRC给出数据(传输速率为22 Mbps至42 Mbps),选择VCCA为2.5V,VCCB为+ 3.3V用于转换器。 2.现在在第二块板上,这个FRC数据(通过FRC带状电缆)被提供给ECL转换器(MAX9360 IC)。 因此,当我对FPGA进行编程时,在示波器上观察到第二块板上的ECL输出数据是坏的(形状不好,电平也下降了)。 即使用于+和 - 的SMA连接器(ECL转换器的输出)也没有按预期发出信号。 例如,我能够监视SMA +上的近似信号,并且SMA-连接器上没有信号。 但是,在连接第二块板之前,我们在FRC输出(第一块板)上观察到良好的整形信号。 4.现在,我们拆除了第二块板,并再次验证了第一块板上的FRC输出。 有些引脚没有提供良好的信号(Ex.FRC 14引脚),有些引脚为相同的输入数据提供了良好的信号(FRC 16引脚)。 因此,我的怀疑是:1。从FPGA到SMA连接器(电平转换器,FRC,ECL转换器)的接口选择IC是否正确? 2.转换器IC的VCCB是否正常(3.3V给定)? 如何验证和解决这些问题。 Pl急切地建议。 数据传输FPGA到ECL converter.docx 82 KB |
|
相关推荐
4个回答
|
|
嗨,
我已经看到你没有提到FPGA端和其他板的任何IOSTANDARDS。 请简要说明FPGA,板1和板2上的IO标准。 还可以使用Hyperlynx工具并使用xilinx fpga和其他第三方设备的.ibs文件执行IO仿真。 这应该可以很好地了解基于模拟波形对信号的期望。 1.从FPGA到SMA连接器(电平转换器,FRC,ECL转换器)的接口选择IC是否正确? 可以使用电平转换器,但请确保进行模拟。 2.转换器IC的VCCB是否正常(3.3V给定)? 你的IO标准又是什么? 谢谢,AnirudhPS:请将此标记作为答案,以防它有助于解决您的问题。如果帖子引导您找到解决方案,请给予赞誉。 |
|
|
|
FPGA IO标准是LVCMOS25(默认)。
这也是我在ibis文件中验证的。 电平转换器(TXS0108EPWR)必须根据3.3V和5V之间的跳线选择将这些信号转换为LVTTL / TTL。 该选定电压为电平转换器的VCCB,VCCA固定为2.5V。因此,根据转换器数据手册,VOHB应为VCCB X 0.67V。 和VOLB驾驶室最大0.55V。 我修改了跳线,使VCCB处于3.3V。 因此,期望VOHB最小值为2.211V,VOLB最大值为0.55V。 现在,在没有连接第二块板的情况下,我只是使用10:1探头在示波器上监控FRC输出(FRC是转换器B侧输出的直接连接)。 结果令人困惑。 因此,我再次尝试通过固定跳线(VCCB)为5V,即期望VOHB为3.35V min和VOLB为0.55V max。 根据数据表。 在此处附加示波器得到两个观察结果。 我怀疑是因为探头是10:1,我将pk-pk信号除以10.然后这些值不在预期的范围内。 如果我错了,请纠正我。 那么,哪里可以成为问题所在。 pl帮助我解决这个问题。 Results_Oscilloscope.rar 1156 KB |
|
|
|
ushadevi26写道:
零件号: XC6VLX130T-2FF1156,TXS0108EPWR,MAX 9360 问题:1。通过在一块电路板上通过电平转换器(TXS0108EPWR)从FPGA到FRC给出数据(传输速率为22 Mbps至42 Mbps),选择VCCA为2.5V,VCCB为+ 3.3V用于转换器。 数据手册的标题告诉所有人:TXS0108E用于漏极开路和推挽应用的8位双向电压电平转换器。 您确实意识到TXS0108E需要将每侧的上拉连接到相应的导轨,对吗? ----------------------------是的,我这样做是为了谋生。 |
|
|
|
嗨,我正在通过FRC电缆将FPGA板上的22 Mhz数据(电平转换到5V后)传输到ECL转换板。
因此在FRC电缆之后,信号的形状正在改变w.r.t. 电缆的运动。 所以请建议板之间FRC电缆的最佳长度是什么,以获得准确的信号,没有/最少的抖动以及从一块板到另一块板的噪声影响。 此外,pl告诉FRC电缆的数据传输速率的最佳范围是什么。 |
|
|
|
只有小组成员才能发言,加入小组>>
2319 浏览 7 评论
2728 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2216 浏览 9 评论
3294 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2365 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
650浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
457浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
217浏览 1评论
665浏览 0评论
1858浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-9-27 12:22 , Processed in 1.229432 second(s), Total 84, Slave 67 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号