完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
7个回答
|
|
嗨,
CPU复位(SW2)可用于手动复位。 LTC1326引脚的低电平有效输出驱动FPGA上连接到H7的FPGA_CPU_RESET_N信号。 您可以在http://www.xilinx.com/support/documentation/boards_and_kits/ug085.pdf的第74页上找到相关信息。 问候, KR -------------------------------------------------- --------------------------------------------请注意 - 请注明 答案为“接受为解决方案”,如果提供的信息是有帮助的。给予您认为有用的帖子。感谢 - ------------------------- ------------------------ ------------------- 在原帖中查看解决方案 |
|
|
|
在用户指南中,它称为USER_CLKSYS。
有关时钟的概述,请参见第27页。 引脚排列在第28页的表2-3中。 不确定您正在寻找什么“硬件开关”,但它也应该在用户指南中。 - Gabor |
|
|
|
|
|
|
|
|
|
|
|
嗨,
CPU复位(SW2)可用于手动复位。 LTC1326引脚的低电平有效输出驱动FPGA上连接到H7的FPGA_CPU_RESET_N信号。 您可以在http://www.xilinx.com/support/documentation/boards_and_kits/ug085.pdf的第74页上找到相关信息。 问候, KR -------------------------------------------------- --------------------------------------------请注意 - 请注明 答案为“接受为解决方案”,如果提供的信息是有帮助的。给予您认为有用的帖子。感谢 - ------------------------- ------------------------ ------------------- |
|
|
|
嗨,
您可以检查通过ALi M1535D +连接到FPGA的GPIO引脚。 检查第66页-http://www.xilinx.com/support/documentation/boards_and_kits/ug085.pdf 您可以从这里查看一些参考设计-http://www.xilinx.com/ml410-p/,以了解如何使用GPIO。 谢谢,AnirudhPS:请将此标记作为答案,以防它有助于解决您的问题。如果帖子引导您找到解决方案,请给予赞誉。 |
|
|
|
谢谢大家的宝贵意见。
|
|
|
|
只有小组成员才能发言,加入小组>>
2388 浏览 7 评论
2804 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2270 浏览 9 评论
3338 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2440 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
768浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
551浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
386浏览 1评论
1975浏览 0评论
692浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-29 05:06 , Processed in 1.490571 second(s), Total 90, Slave 74 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号