完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好
我想通过TCP协议将数据从nexys2(spartan3e)板发送到PC。 我可以在PC上接收数据但有时它有Badheader错误,我想我应该解决时钟问题,但我不知道该怎么办。 这是我的时钟报告 概要 我不知道如何减少时钟的扇出 |
|
相关推荐
1个回答
|
|
G,
为什么你认为这是一个时钟问题? 如果是时钟问题,哪个时钟和为什么? 我会首先做一些经典的故障排除:如果你在接口之前的各个点循环数据会发生什么?(例如)? Austin Lesea主要工程师Xilinx San Jose |
|
|
|
只有小组成员才能发言,加入小组>>
2374 浏览 7 评论
2790 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2257 浏览 9 评论
3331 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2422 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
747浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
533浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
356浏览 1评论
750浏览 0评论
1951浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-19 14:35 , Processed in 1.368556 second(s), Total 78, Slave 62 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号