完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我设计了一个PSO4247BLE板,我没有找到任何信息如何连接所有不同的VDD(见附件中的我的示意图)。
我的意思是,在我的SHCI中,我把VDDR、VDDA、VDDIO和VDDD分开了,但是我应该如何把它们连接起来呢? 我知道每个VDD都有它的用途(数字、模拟、IO和RF),但在我的情况下,它们都是3.3V。 我看了PSoC4BLE工具包的原理图,他们使用了3个感应器,但是没有价值,目的是什么?为什么VDDD用0欧姆电阻连接到VCCD上? 非常感谢你 PSOC4BL.PNG 104.6 K PSOC4.PNG 232.5 K |
|
相关推荐
4个回答
|
|
|
|
|
|
jiaolesu 发表于 2019-10-29 11:45 单USB VBUS轨可以 1.9V至5.5-V无线电电源1.71-V至5.5-V数字电源 虽然铁氧体是一个0603封装,它们仍然被称为珠子。 |
|
|
|
fu6845463651 发表于 2019-10-29 11:56 酷好,所以我会用3个感应器连接他们所有我忘记附件,让我知道如果你看到任何错误 谢谢你 VDD PNG 155.7 K |
|
|
|
嗨,亚历克斯,
供应引脚的连接似乎可以。 当您将设计PCB布局时,请确保将电源引脚的电容器放置如下: VDD引脚的电容器推荐: 对于VDDD,如果你正在短路所有的VDDD管脚,你可以有一个1UF上限并联。将每个UF靠近每个引脚(靠近每个VDDD引脚)。 对于VDDA -如果你正在短路所有的VDDA引脚,你可以有一个1UF上限并行。将每个UF靠近每个引脚(靠近每个VDDA引脚)。 对于VDDR -如果你正在短路所有VDDR引脚,你可以有一个1UF上限并行。将每个UF靠近每个引脚(靠近每个VDDR引脚)。 谢谢, 安阇那 |
|
|
|
只有小组成员才能发言,加入小组>>
754个成员聚集在这个小组
加入小组2106 浏览 1 评论
1853 浏览 1 评论
3671 浏览 1 评论
请问可以直接使用来自FX2LP固件的端点向主机FIFO写入数据吗?
1786 浏览 6 评论
1536 浏览 1 评论
CY8C4025LQI在程序中调用函数,通过示波器观察SCL引脚波形,无法将pin0.4(SCL)下拉是什么原因导致?
572浏览 2评论
CYUSB3065焊接到USB3.0 TYPE-B口的焊接触点就无法使用是什么原因导致的?
424浏览 2评论
CX3连接Camera修改分辨率之后,播放器无法播出camera的画面怎么解决?
438浏览 2评论
386浏览 2评论
使用stm32+cyw43438 wifi驱动whd,WHD驱动固件加载失败的原因?
916浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-25 00:11 , Processed in 0.910372 second(s), Total 88, Slave 70 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号