完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好,
我目前正在评估数据路径并行输入/输出能力。所以,我决定做一个闩锁(像D FF)。该锁存器具有一个8位输入,两个8位输出,一个时钟(选通)输入和一个SEL输入,用于选择8位输出。 我配置了PIAPSEL=PIN的数据路径,以迫使SRCA始终是并行输入。有两种配置,其中A0WRSRC/A1WRSRC是ALU。这意味着并行输入在A0或A1中进行。 并行输出总是启用的,取决于SRCA选择(A0或A1)。我的理解是,即使SRCAIS被迫成为PI,对吗?因此,对于这两种配置,也选择A0/A1作为SRCA输入。 现在,我想知道当UBB获得单个时钟选通时这是否有效。我不确定是否正确地理解了数据路径: 在选通输入的上升沿上,并行输入将被写入A0或A1,这取决于SELITEN。这个值也会立即在并行输出上看到,或者这需要两个时钟选通脉冲吗? 当做, 拉尔夫 |
|
相关推荐
3个回答
|
|
|
|
|
|
|
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
754个成员聚集在这个小组
加入小组2106 浏览 1 评论
1853 浏览 1 评论
3672 浏览 1 评论
请问可以直接使用来自FX2LP固件的端点向主机FIFO写入数据吗?
1788 浏览 6 评论
1536 浏览 1 评论
CY8C4025LQI在程序中调用函数,通过示波器观察SCL引脚波形,无法将pin0.4(SCL)下拉是什么原因导致?
575浏览 2评论
CYUSB3065焊接到USB3.0 TYPE-B口的焊接触点就无法使用是什么原因导致的?
428浏览 2评论
CX3连接Camera修改分辨率之后,播放器无法播出camera的画面怎么解决?
439浏览 2评论
389浏览 2评论
使用stm32+cyw43438 wifi驱动whd,WHD驱动固件加载失败的原因?
921浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-26 16:50 , Processed in 1.221051 second(s), Total 81, Slave 65 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号