完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,
我正在寻找使用XILINX FPGA的高速ADC(分辨率8到14位,速度从50MSPS到200MSPS)评估套件。 这将是伟大的如果我可以使用ISE webpack软件运行板。 如果有人知道请发给我详细信息。 谢谢, 湿婆 |
|
相关推荐
4个回答
|
|
嗨西瓦,
由于您正在寻找具有更高分辨率的高速ADC,因此您需要购买带有附加FMC ADC卡的SP605或ML605开发套件。 虽然Virtex-6器件具有内置ADC,但它无法满足您的分辨率和带宽要求。 电路板随ISE Logic Edition一起提供(设备锁定在开发套件上使用的FPGA)请检查以下链接,了解ML605,SP605和FMC附加卡的详细信息: http://www.xilinx.com/products/boards_kits/fmc.htm http://www.xilinx.com/products/boards-and-kits/EK-V6-ML605-G.htm http://www.xilinx.com/products/boards-and-kits/EK-S6-SP605-G.htm 问候, 普利文 |
|
|
|
以下文件也适用于您的要求
http://www.xilinx.com/support/documentation/application_notes/xapp1071_V6_ADC_DAC_LVDS.pdf 马赫什 |
|
|
|
您可能还想在xilinx.com上试用高级板搜索工具:
http://www.xilinx.com/products/boards-and-kits/boardsearch.htm 通过输入您在电路板上寻找的标准,搜索可以为您的用例提供最佳选择。 -------------------------------------------------- -----------------------不要忘记回答,kudo,并接受为解决方案.------------- -------------------------------------------------- ---------- |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2423 浏览 7 评论
2824 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2465 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1192浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
590浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
452浏览 1评论
2006浏览 0评论
731浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-24 07:28 , Processed in 1.609146 second(s), Total 82, Slave 66 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号