完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
输入端是3.3V TTL高低电平,按道理达林顿的输出应该和TTL相反的电平,可以我检查了一直是一个状态的输出这是怎么回事?
还有就是后端的PMOS一直处于导通状态的,这是为什么
|
|
相关推荐
3个回答
|
|
|
这个一直导通正常啊,你用个3V3直接驱动12V,高电平输出时候PMOS栅极电压是3.3V,低电平输出时候经过分压PMOS栅极电压是4V,VGS都是负压确实会一直导通啊,建议低电平驱使高电压还是加个三极管或者NMOS用作第一级驱动吧
|
|
|
|
|
|
|
|
|
|
|
R21改成反相的二极管,达林顿输出低电平时拉低栅极电压打开MOS管,高电平时二极管不导通,栅极电压保持高电平,MOS关断状态
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
704 浏览 0 评论
943 浏览 0 评论
2035 浏览 1 评论
1356 浏览 1 评论
5V供电情况下JFET前级放大电路怎么实现,JFET能不能先将信号放大到2-3mv,然后在用单运放进行1000倍左右放大?
2518 浏览 1 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-11 13:42 , Processed in 0.561163 second(s), Total 50, Slave 40 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
9028