完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
|
相关推荐
17个回答
|
|
|
|
|
|
|
|
|
谢谢回复! 我用Multisim仿真了一下,还是有点不明白STM_USBDP和STM_USBDM 这明明是一组差分的USB信号,为何需要这个USBDPU来控制悬空或上拉呢?
当V1 提供低电平(0V)的时候,测得STM_USBDP处电压4.798V 当V1提供高电平(3.3V)的时候,测得STM_USBDP处电源3.600V |
|
|
2 条评论
|
|
|
插入设备,自检主机与设备的握手的开始。及信号转换从3.3V转成5V
|
|
|
|
|
|
|
|
|
|
|
|
应是左边是输入,右边是输出,R15是限流电阻而已,不存在是上拉的关糸。
|
|
|
|
|
|
不知道楼主用的什么仿真软件,也不知道仿真中Q2的模型。
但可以肯定你的仿真结果不正确: 当仿真图中的V1为3.3V时,Q1无论如何都会处于饱和状态,那么可以确定Q的基极电压应为“0”, 请问Q2的C、E会是什么状态? 如果在R5与地之间接一个电压表(内阻不为无穷大),那么Q2的的Ibe应接近于零,其C、E就处于“截止”。 所以,楼主可以在Q2的E对地接一个电阻,再仿真。 |
|
|
|
|
|
非常感谢! 大概弄明白了~ 我开始用Multisim仿真的,Q2的模型应该没错,被那个名字USBDPU还有信号箭头不规范的各种IN给弄糊涂了,结合楼上各位大神的回答,我用Proteus又仿真了一遍连接了MCU才弄明白。你的回答最棒,基础扎实!
“USB的d+、d-管脚的电阻主要是用来识别u***设备类型的。 当USB为"从"设备接口时,可通过设置d+管脚的上拉电阻来实现不同的传输速率,当d+接一个1.5K上拉电阻,可工作在高速模式,如12MBPs,电阻阻值太大或太小都可能影响到速率,但也不是一定要求1.5K,一般1-5K对电路工作都不会有太明显影响(特殊情况除外)。” |
|
|
|
|
|
你前面仿真图中,有可能真正错误的原因在于R3的阻值错误,少了一个“k”。
|
|
|
|
|
|
是的,从设备插入主设备的时候,主设备给从设备供电,然后检测到从设备D+上拉1.5K电阻的话,就认为从设备工作在全速12Mbps,反之若D-上拉1.5K电阻,则工作在低速1.5Mbps。
|
|
|
|
|
|
USB主模式下用于主动断开连接的从设备。
|
|
|
|
|
|
前一三极管,基极电阻上拉,OC门输出,后三极管射随器
|
|
|
|
|
|
这个电路一般也用一个PNP 的管子搞
|
|
|
|
|
|
试问下主机怎样检测到是1.5K电阻而不是其他阻值的电阻呢?看了下电路图,当Q3不导通时候,R11和R14组成对5V分压,此时Q2 B极输入电压为4.8V,这时候怎样分辨电阻呢? |
|
|
|
|
|
|
|
|
1. 很明显,USBDPU 为输入端,STM_USBDP 为输出端。
2. 不论在纸面上分析电路,用软件仿真,还是实际搭接电路学习摸底,都不要忘记的一点是,STM_USBDP 输出端到地,必须连接一个适当的假负载电阻(等效于后级的输入阻抗)!否则,得出的结论都是错误的! |
|
|
|
|
|
看不到,我是来拿分的
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
5V供电情况下JFET前级放大电路怎么实现,JFET能不能先将信号放大到2-3mv,然后在用单运放进行1000倍左右放大?
1986 浏览 0 评论
1194 浏览 0 评论
USB Type-C的双角色端口(DRP)我这样设计可以吗?
746 浏览 0 评论
1894 浏览 0 评论
1826 浏览 0 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-1 19:03 , Processed in 1.791880 second(s), Total 138, Slave 107 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
4596