完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好,
我需要在SPARTAN 3E上实现运行时,用户可切换的时钟分频。 它适用于用户可以在VGA(25MHz像素时钟)或SVGA(50MHz)之间切换的应用。 我可以使用输入信号实现一个简单的VHDL过程,但在过去,当使用非专用时钟电路作为时钟信号时,ISE会发出有关“过度偏斜”或其他问题的警告。 实现这一目标的最佳方法是什么? 非常感谢, 安定 以上来自于谷歌翻译 以下为原文 Hello, I need to implement run-time, user-switchable clock division on a SPARTAN 3E. It is for an application where a user can switch between VGA (25MHz pixel clock) or SVGA (50MHz). I could implement a simple VHDL process with an input signal for this but in the past ISE has thrown up warnings about "excessive skew" or other problem when using non-dedicated clock circuits for clock signals. What is the best way to achive this goal? Many thanks, Anding |
|
相关推荐
3个回答
|
|
我回答了我自己的问题:在DCM向导中,我充分添加了另一个MUX类型的缓冲区
在原帖中查看解决方案 以上来自于谷歌翻译 以下为原文 I answered my own question: In the DCM wizard I smply add another buffer of type MUXView solution in original post |
|
|
|
我回答了我自己的问题:在DCM向导中,我充分添加了另一个MUX类型的缓冲区
以上来自于谷歌翻译 以下为原文 I answered my own question: In the DCM wizard I smply add another buffer of type MUX |
|
|
|
很高兴听到你解决了你的问题。
另一种解决方案可能是运行全时50MHz时钟,逻辑控制时钟使能基本上是25MHz。 强制时钟使能始终“开启”以进行50MHz操作,并允许其切换为25MHz操作。 - 鲍勃埃尔金德 签名:新手的自述文件在这里:http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369总结:1。 阅读手册或用户指南。 你读过手册了吗? 你能找到手册吗?2。 搜索论坛(并搜索网页)以寻找类似的主题。 不要在多个论坛上发布相同的问题。 不要在别人的主题上发布新主题或问题,开始新的主题!5。 学生:复制代码与学习设计不同.6“它不起作用”不是一个可以回答的问题。 提供有用的详细信息(请与网页,数据表链接).7。 您的代码中的评论不需要支付额外费用。 我没有支付论坛帖子的费用。 如果我写一篇好文章,那么我一无所获。 以上来自于谷歌翻译 以下为原文 Glad to hear you solved your problem. Another solution might have been running full-time 50MHz clock, and a logic-controlled clock enable which is essentially 25MHz. Force the clock enable always 'on' for 50MHz operation, and allow it to toggle for 25MHz operation. -- Bob Elkind SIGNATURE: README for newbies is here: http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369 Summary: 1. Read the manual or user guide. Have you read the manual? Can you find the manual? 2. Search the forums (and search the web) for similar topics. 3. Do not post the same question on multiple forums. 4. Do not post a new topic or question on someone else's thread, start a new thread! 5. Students: Copying code is not the same as learning to design. 6 "It does not work" is not a question which can be answered. Provide useful details (with webpage, datasheet links, please). 7. You are not charged extra fees for comments in your code. 8. I am not paid for forum posts. If I write a good post, then I have been good for nothing. |
|
|
|
只有小组成员才能发言,加入小组>>
2361 浏览 7 评论
2782 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2247 浏览 9 评论
3326 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2414 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
730浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
524浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
336浏览 1评论
742浏览 0评论
1935浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-9 09:23 , Processed in 1.209193 second(s), Total 83, Slave 66 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号