完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好,
我正在使用MCB连接FPGA到DDR2内存。 我可以从fpga端写入内存,但是当我尝试阅读它时。 数据没有出现。 有没有办法查看加载到内存中的数据。 我正在使用模拟模型,但似乎没有任何帮助。 如果有人可以帮助我,我将不胜感激.... 以上来自于谷歌翻译 以下为原文 Hello, I am using MCB for interfacing fpga to DDR2 memory. I am able to write to the memory from the fpga side but when i try to read it . The data does not come up. Is there a way to see the data that is loaded in to the memory. I am using simulation model but that does not seem to be of any help . I will appreciate if some one can help me out.... |
|
相关推荐
2个回答
|
|
如果你无法从内存中读取,你怎么知道你可以写入内存?
签名:新手的自述文件在这里:http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369总结:1。 阅读手册或用户指南。 你读过手册了吗? 你能找到手册吗?2。 搜索论坛(并搜索网页)以寻找类似的主题。 不要在多个论坛上发布相同的问题。 不要在别人的主题上发布新主题或问题,开始新的主题!5。 学生:复制代码与学习设计不同.6“它不起作用”不是一个可以回答的问题。 提供有用的详细信息(请与网页,数据表链接).7。 您的代码中的评论不需要支付额外费用。 我没有支付论坛帖子的费用。 如果我写一篇好文章,那么我一无所获。 以上来自于谷歌翻译 以下为原文 If you can't read from the memory, how do you know you can write to the memory? SIGNATURE: README for newbies is here: http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369 Summary: 1. Read the manual or user guide. Have you read the manual? Can you find the manual? 2. Search the forums (and search the web) for similar topics. 3. Do not post the same question on multiple forums. 4. Do not post a new topic or question on someone else's thread, start a new thread! 5. Students: Copying code is not the same as learning to design. 6 "It does not work" is not a question which can be answered. Provide useful details (with webpage, datasheet links, please). 7. You are not charged extra fees for comments in your code. 8. I am not paid for forum posts. If I write a good post, then I have been good for nothing. |
|
|
|
我可以看到数据总线上的数据(在MCB和DDR2仿真模型之间)和控制信号进入内存模型。
但说实话,我无法在模拟模型中的指定地址查看数据。 以上来自于谷歌翻译 以下为原文 I could see the data on the data bus (between MCB and DDR2 simulation model) and the control signals going into memory model. But honestly, I cant view the data at the specified address in the simulation model. |
|
|
|
只有小组成员才能发言,加入小组>>
2429 浏览 7 评论
2831 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2298 浏览 9 评论
3378 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2468 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1316浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
595浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
456浏览 1评论
2011浏览 0评论
737浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-27 22:57 , Processed in 1.361324 second(s), Total 78, Slave 62 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号