完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好,
我的Dev面临问题。 板(ZCU102)。 当我尝试用12VDC电源供电时,电源进入CC模式,电压下降到~5.5VDC,电流约为5.2A。 我试图在电路中调试它,发现功率MOSFET Q7Si7157DP损坏(所有引脚都显示为短路)。 如果您看到Si7157DP的数据表,它会显示: Vgs = + -12V(绝对最大额定值) 在电路中, 当我们使SW1开关导通时,它给出12V至Q4栅极并为Q7栅极提供GND。 因为,Q7源为12V,这样Vgs = -12V,Q7导通。 但是,在绝对最大等级下操作Q7是否可以? 或Q7损坏背后还有其他原因吗? 请帮我解决这个问题。 谢谢。 以上来自于谷歌翻译 以下为原文 Hello, I'm facing problem with my Dev. board (ZCU102). When I try to power it with 12VDC supply, power supply goes in CC mode and voltage drops down to ~5.5VDC and takes ~5.2A current. I tried to debug it in circuit and found Power MOSFET Q7 Si7157DP is damaged (All pins showing short). If you see the datasheet of Si7157DP, it shows: Vgs = +-12V (Absolute Max rating) In the circuit,
Thanks. |
|
相关推荐
5个回答
|
|
Q7门不是0V,那里有一个分压器,因此它的电压约为1.1V,所以Vgs的绝对值小于11V。
Avi Chami MScFPGA网站 在原帖中查看解决方案 以上来自于谷歌翻译 以下为原文 Q7 gate is not at 0V, there is a voltage divider there so it would be at around 1.1V, so Vgs would be, in absolute values, less than 11V. Avi Chami MSc FPGA SiteView solution in original post |
|
|
|
Q7门不是0V,那里有一个分压器,因此它的电压约为1.1V,所以Vgs的绝对值小于11V。
Avi Chami MScFPGA网站 以上来自于谷歌翻译 以下为原文 Q7 gate is not at 0V, there is a voltage divider there so it would be at around 1.1V, so Vgs would be, in absolute values, less than 11V. Avi Chami MSc FPGA Site |
|
|
|
@a_chami啊,优点。
昨晚我回复了他的另一个帖子,但我错过了Q7下的水平线实际上将垂直线连接到门。 这也解释了当Q4没有导通时门是如何被拉起的,这让我感到困惑。 它仍然留下Q7如何在他的电路板上受损的问题。 当然不是通过过电流; ZCU102无法提供足够的功率来实现这一目标(而且电源无法提供足够的功率)。 插入时可能是电压尖峰,开关已经打开? 以上来自于谷歌翻译 以下为原文 @a_chami Ah, excellent point. I replied to his other thread last night, but I missed that the horizontal wire under Q7 actually joins the vertical wire to the gate. That also explains how the gate gets pulled up when Q4 is not conducting, which had me confused. It still leaves the question of how Q7 got damaged on his board. Certainly not through over-current; there's no way the ZCU102 can pull enough power to do that (and no way the power supply can provide enough). Maybe a voltage spike when plugging it in, with the switch already on? |
|
|
|
感谢@ a_chami。
我错过了分压器。 当然gs小于11V。 以上来自于谷歌翻译 以下为原文 Thanks @a_chami. I missed that voltage divider. Certainly gs would be less than 11V. |
|
|
|
是啊@ u4223374。
可能是电压尖峰是其背后的原因。 以上来自于谷歌翻译 以下为原文 Yeah @u4223374. May be voltage spike is the cause behind it. |
|
|
|
只有小组成员才能发言,加入小组>>
2384 浏览 7 评论
2800 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2264 浏览 9 评论
3336 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2431 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
758浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
547浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
370浏览 1评论
1965浏览 0评论
684浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-25 13:59 , Processed in 1.387962 second(s), Total 57, Slave 50 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号