完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
大家好,
有一个AXI VDMA IP,它可以很好地使用HP端口从zynq zc706上的PS DDR获取1920x1080 @ 60Hz视频。 我们可以使用相同的IP在zynq zc706上使用HP端口从PS DDR获取3840x2160 @ 24Hz或@ 30Hz或@ 60Hz的视频分辨率吗? 我们需要改变AXI VDMA的频率吗? 对于1080p,我们使用150Mhz。 谢谢, 拉梅什 以上来自于谷歌翻译 以下为原文 Hi All, There is a AXI VDMA IP and it works well to fetch the 1920x1080@60Hz video from PS DDR on zynq zc706 using HP port. Can we use this same IP to fetch the video resolution of 3840x2160@24Hz or @30Hz or @60Hz from PS DDR on zynq zc706 using HP port ? Do we need to change any frequency of AXI VDMA ? for 1080p we are using 150Mhz. Thanks, Ramesh |
|
相关推荐
5个回答
|
|
你好Ramesh,
那么4K60的像素时钟接近600MHz,你不会在VDMA上关闭时序。 您必须在每个时钟周期处理多个像素才能执行此操作。 这就是视频处理子系统和TPG的新版本处理4K60及更高版本的功能。 看看他们如何做到这一点的想法。 www.xilinx.com 以上来自于谷歌翻译 以下为原文 Hello Ramesh, Well the pixel clock for 4K60 is nearly 600MHz which you won't close timing on the VDMA. You'll have to handle multiple pixels per clock cycle to do this. This is what the Video Processing Subsystem and the new version of the TPG does to handle 4K60 and beyond. Have a look at them for ideas of how to do it. www.xilinx.com |
|
|
|
@bwiec,
是的,我可以在HDMI 2.0设计中看到视频处理子系统和MIG控制器(用于PL DDR)。 这些正在使用300Mhz并且V_Proc_ss处于完全模式意味着它具有VDMA以访问MIG,由此我认为我们可以实现4k @ 30fps。 所以这个VDMA工作在@ 300Mhz。 但是上述吞吐量可以通过HP端口在PS DDR中使用吗? 因为在TRM中HP端口的最大频率为150Mhz。 我们需要使用并行VDMA吗? 谢谢, 以上来自于谷歌翻译 以下为原文 @bwiec, Yes, I can see the video processing subsystem and MIG controller(for PL DDR) in HDMI 2.0 design. These are working with 300Mhz and V_Proc_ss is in fullfledged mode means it has VDMA to access the MIG, by this I think we can achieve 4k @30fps. So this VDMA is working @300Mhz. But the above throughput can we achieve in PS DDR using HP ports? because in TRM the max freq of HP ports 150Mhz. Do we need to use parallel VDMAs? Thanks, |
|
|
|
对于PS DDR接口,300MHz应该是好的。
谢谢,AnirudhPS:请将此标记作为答案,以防它有助于解决您的问题。如果帖子引导您找到解决方案,请给予赞誉。 以上来自于谷歌翻译 以下为原文 300MHz should be good for PS DDR interfacing. Thanks, Anirudh PS: Please MARK this as an answer in case it helped resolve your query.Give kudos in case the post guided you to a solution. |
|
|
|
HiAnirudh,
如果我们运行AXI HP端口@ 300Mhz,我们能否关闭时间? 什么是HP端口的最大频率? 谢谢, 拉梅什 以上来自于谷歌翻译 以下为原文 Hi Anirudh, If we run AXI HP port @300Mhz, can we able to close the timings ? What can be the max freq of HP ports? Thanks, Ramesh |
|
|
|
我指出的关于视频处理子系统的重要一点是它能够处理每个时钟的多个像素(即1,2或4)。
因此,如果你想要4k60(像素时钟~600MHz),你可以做双像素模式,只需要运行在300MHz。 或四像素模式使您只需150MHz。 4K30将所有数字除以2。 因此,通过这样做,您可以通过减慢界面(但使数据更宽)更轻松地满足时序。 www.xilinx.com 以上来自于谷歌翻译 以下为原文 The important thing that I was pointing out about the Video Processing Subsystem is that it's capable of handling multiple pixels per clock (i.e. 1, 2, or 4). So if you want 4k60 (pixel clock of ~600MHz), you can do dual pixel mode and only have to run at 300MHz. Or quad pixel mode puts you at only 150MHz. Divide all numbers by 2 for 4K30. So by doing this, you can more easily meet timing by slowing down the interface (but making the data wider). www.xilinx.com |
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2459 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1146浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
582浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
448浏览 1评论
2003浏览 0评论
727浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 18:14 , Processed in 1.421043 second(s), Total 55, Slave 48 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号