完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
`如图所示,图中第一个触发器D接第二个触发器的非Q端,这个时序图,整不明白啊,我的看法是:当第一个时钟信号高电平来的时候,第一个触发器的输出状态Q是不能判断的啊,因为D接在第二个触发器的非Q端。求大佬指点一下 这个图,是如何工作的? ` |
|
相关推荐
2个回答
|
|
可以判断,不过U1A与U2B的CLR端电平在S1未按下前不能确定,建议在CLR端接100K电阻到地。在S1未按下前,U1A与U2B处于清零状态,无论1CLK为高电平还是低电平,1Q=0,~2Q=1,在S1按下后,在1CLK=1时,因~2Q=1D=1,则1Q=1,随之2CLK=1,因2D=1,则~2Q=0,随之1D=0,这样在1CLK再次为高电平时,1Q始终为0,直到S1松开。
最佳答案
|
|
2 条评论
|
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
【高手问答】电路的功能是为了0.6v到40v之间调压,运放发热严重
2367 浏览 8 评论
USB3.0 工业相机的传输速率是否受到电脑主板某些硬件的限制?
1032 浏览 0 评论
2231 浏览 1 评论
1270 浏览 0 评论
2770 浏览 0 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-18 11:43 , Processed in 0.885690 second(s), Total 52, Slave 43 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号