完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
我感觉是外部晶振失效或者没有,系统是用了内部的HSI时钟,16M的。你可以仿真看看相应的寄存器,是不是使用HSI。
|
|
|
|
|
|
用点灯程序测试下,外部晶振是否工作。
|
|
|
|
|
|
对,基本上用CubeMX 配出的程序时钟是不会错的(软件上)。 所以一定是你的晶振电路没有起震。我总遇到这种问题。我自己搭的电路基本上外部晶振电路总是有问题。我都开始怀疑是不是我买的晶振是坏的了
|
|
|
|
|
|
|
|
|
|
|
|
更加奇怪的是,我是用HSI做倍频到80MHZ,测量实际IO翻转频率反推主频还是16MHZ。
|
|
|
|
|
|
|
|
|
|
|
|
感谢您的回复,RCC->CR 默认值为0x63我倒是注意了,我寻则了同样HSI作为时钟源。配置为80MHZ。寄存器值如下。我对照数据手册看一遍没有发现问题。 对寄存器RCC->PLLCFGR的值,不解 |
|
|
|
|
|
干 ! 你怎么把PLLCFGR 都置1啦~ 你看一下数据手册 和 CubeMX的时钟配置的顺序
HSI->PLLM->PLLN->PLLR ->SYSCLK 如何从16MHz倍频到80MH要不就直接修改代码。直接改成我Code的样子 |
|
|
|
|
|
这个值不是我配置的,我现在想清除,都困难,人为清除,又出来了,没发现有软件哪里给修改的。
|
|
|
|
|
|
但是这些值,虽然都置一,但是跟主频没有关系啊
|
|
|
|
|
|
|
|
|
|
|
|
你要用MCO输出系统时钟,这样最准,你直接用探头测晶振,那不准的.最后的图看,你是用MSI倍频到80Mhz的
|
|
|
|
|
|
|
|
|
|
|
|
跟PLL CLK有关系啊! 麻烦看一下数据手册好不好 当 PLLN 设置成0x7F 肯定有错啊~ 1111111: PLLN = 127 wrong configuration PLLCLK需要HSI 然后通过 PLLM分频 PLLN倍频 PLLR分频 才能得到你要的PLLCLK(80MHz) |
|
|
|
|
|
本帖最后由 tianyingkeji 于 2018-5-9 18:19 编辑
感谢大家的支持,现在问题已经解决了,问题主要定位在mxcube生成的库 文件里。时钟源才有MSI ,默认4MHZ输入。倍频到80MHZ . |
|
|
|
|
|
|
|
|
|
|
|
从来不用这个产生程序,不放心
|
|
|
|
|
|
别忘了,效率,之所以软件做得越累越傻瓜,是因为提高编程效率,初心还是好的。现如今软件越来越大,从底层垒砌,是要付出代价的,当然,站在巨人肩上有可能会摔的更惨。这又成了鸡孵蛋,蛋孵鸡的问题了。 |
|
|
|
|
|
的确是之前版本的一个BUG, |
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
STM32F405驱动DS1302时钟模块,输出时间错乱该怎么排查?
2797 浏览 2 评论
stm32f405rgt6驱动DS1302ZN出现时间错乱问题
2403 浏览 1 评论
stm32用fsmc读取ad7606采集数据,数据不变,只有开发版复位才更新数据
2276 浏览 0 评论
2388 浏览 1 评论
1637 浏览 1 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 02:40 , Processed in 1.302897 second(s), Total 110, Slave 93 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
1306