完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,
我正在尝试为Spartan-6(xc6slx45--2fgg484)实现我的设计。 我正在使用OpalKelly XEM6310板。 我真的不知道如何解决这个问题。 我有以下部分的问题。 该板的LVDS 100MHz时钟连接到GCLK 28/29(AB11,Y11-ug382)。 LVDS时钟进入全局时钟引脚对并击中IBUFGDS。 该缓冲器的输出转到BUFIO2,其DIVCLK输出转到PLL的CLKIN。 使用此配置,我在MAP过程中出错: 错误:地点:1115 - 无法安排的位置! 时钟IOB / BUFIO时钟组件 已找到的对未放置在可路由的时钟IOB / BUFIO站点 对。 时钟IOB组件放置在现场。 BUFIO 组件放置在现场。 每 BUFIO站点有一组可以驱动它的选择IOB。 如果这些IOB不是 使用,连接不可路由你可能想分析为什么这个问题 存在并纠正它。 这个位置在PAR中是不可能的,因此, 应在您的设计中修复此错误情况。 你可以使用 .ucf文件中的CLOCK_DEDICATED_ROUTE约束将此消息降级为 警告以生成NCD文件。 然后可以使用此NCD文件 FPGA编辑器调试问题。 此处使用的所有COMP.PINS的列表 时钟放置规则如下所示。 这些例子可以直接使用 .ucf文件将此错误降级为警告。 _clkp“CLOCK_DEDICATED_ROUTE = FALSE;> 我读了这个帖子,但我不知道这是不是正确的方法。 当我将此路径添加到ucf文件时,我可以使用FPGA编辑器,但Place& Route仍然是错误的。 为什么ISE为这个GCLK引脚选择了错误的BUFIO区域以及如何更改它? FPGA编辑器只有可能吗? 我不太了解这个工具,我需要一些技巧如何开始。 ISE 14.6 谢谢你的帮助 以上来自于谷歌翻译 以下为原文 Hi, I'm trying to Implement my design for Spartan-6 (xc6slx45--2fgg484). I'm using OpalKelly XEM6310 board. I really don't know how i can resolve this issue. I have problem with following part. This board have LVDS 100MHz Clock connected to GCLK 28/29 ( AB11, Y11 - ug382). an LVDS clock comes in on global clock pin pair and hits an IBUFGDS. The output of this buffer goes to a BUFIO2, whose DIVCLK output goes to a PLL's CLKIN. With this configuration i'm there is an error in the MAP process: ERROR:Place:1115 - Unroutable Placement! A clock IOB / BUFIO clock component pair have been found that are not placed at a routable clock IOB / BUFIO site pair. The clock IOB component When I add this path to ucf file, I can use FPGA Editor but Place&Route is still wrong. Why ISE chose wrong BUFIO region for this GCLK pin and how i can change this? FPGA Editor is only possibility? I don't know this tools much and i need few tips how to start. ISE 14.6 Thanks for any help |
|
相关推荐
1个回答
|
|
你好,
您可以通过使用UCF约束将BUFIO2放置在正确的站点中来解决此问题: INST“instance_name”LOC =位置; 即,INST“BUFIO2_inst”LOC = BUFIO2_X3Y7; 您可以在UG382中获得正确的BUFIO2位置 谢谢, 维奈 -------------------------------------------------- ------------------------------------------您是否尝试在Google中输入问题? ? 如果没有,你应该在发布之前。 此外,MARK这是一个答案,以防它有助于解决您的查询/问题。给予帮助您找到解决方案的帖子。 以上来自于谷歌翻译 以下为原文 Hello, You can overcome this issue by placing the BUFIO2 in the correct site by using UCF constraint: INST “instance_name” LOC=location; i.e., INST "BUFIO2_inst" LOC=BUFIO2_X3Y7; You can get the correct BUFIO2 location in UG382 Thanks, Vinay -------------------------------------------------------------------------------------------- Have you tried typing your question in Google? If not you should before posting. Also, MARK this is as an answer in case it helped resolve your query/issue.Give kudos to the post that helped you to find the solution. |
|
|
|
只有小组成员才能发言,加入小组>>
2420 浏览 7 评论
2823 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2461 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1158浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
584浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
450浏览 1评论
2005浏览 0评论
729浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 05:11 , Processed in 1.378869 second(s), Total 78, Slave 62 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号